99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

高速串行傳輸兼容設計的設計準則

PCB設計 ? 2020-09-07 19:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

.高速串行傳輸兼容設計的三個基礎

作為與高速串行傳輸兼容的設計,可以抑制反射,減少傳輸損耗并抑制噪聲,

電路板的設計遵循以下三個基本準則:

1.差分布線的阻抗控制;

2.最小化差分布線長度;

3.盡可能使差分對內(nèi)的布線長度匹配。

關于反射的抑制,不僅可以通過優(yōu)化設計規(guī)格來控制上述布線,而且可以控制通孔(通孔)的阻抗,并且在數(shù)字消費設備中變得越來越流行。必須考慮安裝區(qū)域的影響來優(yōu)化連接器,并充分了解電纜的實際特性。例如,如果連接器的安裝區(qū)域的圖案設計不正確,在許多情況下會存在額外的寄生電容,并且阻抗會下降和反射,這會惡化傳輸波形,因此必須對該區(qū)域進行優(yōu)化。

此外,對于需要在高速串行傳輸中進行仿真的區(qū)域,我們認為它是5 Gbps或更高。這是因為5 Gbps PCI Express規(guī)范指出必須在模式設計階段使用仿真進行確認,而且在許多情況下,還會聽到實際問題。

.高速串行傳輸?shù)幕夭〒p耗標準

對于高速串行傳輸,可能會有一些標準,其中包含回波損耗和反射量的規(guī)范。

通用接口的典型示例是硬盤SSD串行ATA和廣播,安全性和醫(yī)學成像領域的SDI。

在這些情況下,半導體與外部I / O連接器之間的圖案設計將決定通過/失敗。這是需要PCB設計技術的領域。

例如,用于串行ATA的表面安裝連接器趨于具有較大的寄生電容,這會降低阻抗并降低性能。

作為對策,通過部分地去除基板的表面層上的安裝焊盤下方的實心平面以減小寄生電容,可以使配線的特性阻抗相同并且改善特性。積累專門知識對于這種優(yōu)化很重要,但是為了滿足廣泛的需求,也可以使用可以從電路板設計信息中高精度提取特征的軟件。

.總結

為了支持高速串行傳輸,除了控制差分布線的阻抗,最小化差分布線長度并盡可能確保差分對內(nèi)的布線長度的基本要素外,安裝位置的通孔和局部阻抗控制很重要。這在存在回波損耗標準的SDI接口中尤為明顯,并且使用仿真的電路板設計被認為是必不可少的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路板設計
    +關注

    關注

    1

    文章

    130

    瀏覽量

    16963
  • PCB設計
    +關注

    關注

    396

    文章

    4801

    瀏覽量

    90311
  • PCB布線
    +關注

    關注

    22

    文章

    472

    瀏覽量

    42723
  • 華秋DFM
    +關注

    關注

    20

    文章

    3503

    瀏覽量

    5462
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何用普源DHO924示波器構建高速串行信號分析系統(tǒng)

    高速數(shù)字通信領域,如USB、PCIe、以太網(wǎng)等協(xié)議的測試與調(diào)試中,準確分析串行信號的時序、抖動、眼圖等參數(shù)是確保系統(tǒng)穩(wěn)定性和數(shù)據(jù)傳輸可靠性的關鍵。普源DHO924示波器憑借其200MHz帶寬、高
    的頭像 發(fā)表于 06-23 14:15 ?178次閱讀
    如何用普源DHO924示波器構建<b class='flag-5'>高速</b><b class='flag-5'>串行</b>信號分析系統(tǒng)

    工業(yè)高速相機遠距離無線傳輸,無線組網(wǎng)傳輸系統(tǒng)

    當現(xiàn)場環(huán)境滿足無線網(wǎng)橋傳輸的條件,視野開闊、無遮擋、安裝高度達到傳輸需求。無線網(wǎng)橋所具備的安裝靈活、快速構建、低功能、高速率滿足數(shù)據(jù)傳輸的特點融合進了現(xiàn)場的
    的頭像 發(fā)表于 06-06 09:44 ?178次閱讀

    智多晶XSBERT讓高速串行接口調(diào)試化繁為簡

    高速串行接口(如PCIe、以太網(wǎng)、HDMI等)是芯片設計的“高速公路”,但調(diào)試過程卻常讓人抓狂——信號質(zhì)量差、誤碼率高、眼圖模糊……耗時耗力的測試流程,是否讓你無數(shù)次想對屏幕喊“太難了”?
    的頭像 發(fā)表于 05-30 14:30 ?393次閱讀
    智多晶XSBERT讓<b class='flag-5'>高速</b><b class='flag-5'>串行</b>接口調(diào)試化繁為簡

    MAX9249多媒體串行鏈路串行器,帶有LVDS系統(tǒng)接口技術手冊

    MAX9249串行器帶有LVDS系統(tǒng)接口,采用Maxim吉比特多媒體串行鏈路(GMSL)技術。MAX9249串行器與GMSL解串器配合使用,構成完整的數(shù)字串行鏈路,實現(xiàn)
    的頭像 發(fā)表于 05-28 16:43 ?221次閱讀
    MAX9249多媒體<b class='flag-5'>串行</b>鏈路<b class='flag-5'>串行</b>器,帶有LVDS系統(tǒng)接口技術手冊

    【技術】電磁兼容性(EMC)與高速DSP系統(tǒng)的設計挑戰(zhàn)

    "電磁兼容性(EMC)"這一概念。EMC包含兩個核心維度:系統(tǒng)對外界電磁環(huán)境的干擾強度(發(fā)射)以及自身抗干擾能力(敏感度)。根據(jù)波洛斯準則,符合以下三要件的DSP
    的頭像 發(fā)表于 05-19 13:23 ?639次閱讀
    【技術】電磁<b class='flag-5'>兼容</b>性(EMC)與<b class='flag-5'>高速</b>DSP系統(tǒng)的設計挑戰(zhàn)

    是德S系列示波器如何應對高速串行測試

    高速數(shù)字通信時代,串行數(shù)據(jù)速率不斷提升,USB、PCIe、SerDes等接口的傳輸速率已突破數(shù)十Gbps。這對測試設備提出了更高要求:不僅需要足夠高的帶寬捕捉信號細節(jié),還要具備精準的抖動分析、眼圖
    的頭像 發(fā)表于 04-16 15:48 ?201次閱讀
    是德S系列示波器如何應對<b class='flag-5'>高速</b><b class='flag-5'>串行</b>測試

    FPI10015 PCIe連接器,連接更穩(wěn)定,滿足高速傳輸設備互連需求

    高速傳輸設備對于連接器具有更高的需求,F(xiàn)PI10015 PCIe 連接器兼具了高速傳輸、連接穩(wěn)固、兼容性強等優(yōu)勢,可為設備帶來更全面的互連
    的頭像 發(fā)表于 12-03 09:18 ?524次閱讀
    FPI10015 PCIe連接器,連接更穩(wěn)定,滿足<b class='flag-5'>高速</b>率<b class='flag-5'>傳輸</b>設備互連需求

    PCIe數(shù)據(jù)傳輸協(xié)議詳解

    、網(wǎng)卡和聲卡等,以實現(xiàn)高效的數(shù)據(jù)傳輸。以下是對PCIe數(shù)據(jù)傳輸協(xié)議的介紹: 一、PCIe協(xié)議的基本概念 PCIe協(xié)議定義了一系列規(guī)范和要求,以實現(xiàn)在主機系統(tǒng)和外圍設備之間高效、可靠地進行數(shù)據(jù)通信。它采用了高速
    的頭像 發(fā)表于 11-26 16:12 ?3479次閱讀

    高速并行總線的工作原理是什么 高速并行總線有哪些

    高速并行總線的工作原理及其具體類型是一個涉及硬件技術和數(shù)據(jù)傳輸的復雜話題。以下是對高速并行總線工作原理的概述以及幾種常見的高速并行總線的介紹。 高速
    的頭像 發(fā)表于 10-06 15:17 ?1517次閱讀
    <b class='flag-5'>高速</b>并行總線的工作原理是什么 <b class='flag-5'>高速</b>并行總線有哪些

    了解高速56G PAM-4串行鏈路的時鐘需求

    電子發(fā)燒友網(wǎng)站提供《了解高速56G PAM-4串行鏈路的時鐘需求.pdf》資料免費下載
    發(fā)表于 09-23 11:36 ?0次下載
    了解<b class='flag-5'>高速</b>56G PAM-4<b class='flag-5'>串行</b>鏈路的時鐘需求

    高速信號的預加重和去加重仿真分析

    高速信號傳輸中的預加重(Pre-emphasis)和去加重(De-emphasis)是用于補償傳輸過程中信號衰減和失真的方法,特別是在長距離或高頻率傳輸的情況下。這些技術在
    的頭像 發(fā)表于 09-12 15:37 ?3388次閱讀
    <b class='flag-5'>高速</b>信號的預加重和去加重仿真分析

    串行接口與并行接口的區(qū)別

    串行接口(Serial Interface)與并行接口(Parallel Interface)是計算機與外部設備之間進行數(shù)據(jù)傳輸的兩種基本方式,它們在多個方面存在顯著差異。以下將從數(shù)據(jù)傳輸方式、
    的頭像 發(fā)表于 08-25 17:08 ?7438次閱讀

    高速串行總線,數(shù)據(jù)鏈傳輸離不開它!#高速串行總線 #電路知識 #數(shù)據(jù)傳輸

    電路數(shù)據(jù)傳輸
    安泰儀器維修
    發(fā)布于 :2024年08月20日 15:42:00

    EMC(電磁兼容性)結構設計基礎

    介紹了電磁兼容的基本定義,要求,結構設計的準則和方法。
    發(fā)表于 08-08 14:23 ?13次下載

    FPGA如何發(fā)出高速串行信號

    高速串行通信的“高速”一般比較高,基本至少都會上G。如果利用FPGA內(nèi)部的LUT、觸發(fā)器和普通IO是無法滿足這樣高的輸入輸出速率的。
    的頭像 發(fā)表于 08-05 11:12 ?1609次閱讀
    FPGA如何發(fā)出<b class='flag-5'>高速</b><b class='flag-5'>串行</b>信號