99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

常見信號完整性的問題之PCB設計串擾的原因與Altium Designer中的串擾消除技術

PCB線路板打樣 ? 來源:嗶哩嗶哩專欄 翻滾吧工 ? 作者:嗶哩嗶哩專欄 翻 ? 2020-08-25 15:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

(轉載自嗶哩嗶哩專欄翻滾吧工程師 在此特別鳴謝?。?a href="http://www.socialnewsupdate.com/v/tag/82/" target="_blank">PCB上存在類似的情況,其中不同導線上的多個信號可能相互干擾。當信號傳輸?shù)狡叫袑Ь€時產生相應的電磁能時,就被稱為耦合。導體之間的耦合可以是好的也可以是壞的,可以表示為0和1(或0%和100%)之間的比率。例如,可以使用捆綁導體或雙絞線電纜來實現(xiàn)支持良好信號傳輸?shù)慕跬昝赖鸟詈媳?。不良耦合或串擾通常是指由于另一導體對相鄰導體的信號產生扭曲或降低信號質量這類不良信號干擾。

讓我們來看看串擾的原因,然后看看Altium Designer如何幫助您最大限度地減少串擾對電路板的影響。

什么原因導致串擾?

串擾是PCB設計人員必須應對的信號完整性問題之一。通常,當兩個不同的信號傳播路徑彼此太靠近并且其各自的EM電磁場延伸超出分隔導體的空間時,發(fā)生串擾。串擾可能是數(shù)據(jù)進行高速傳輸中最重要的一個影響因素了。

它是一個信號對另外一個信號耦合所產生的一種不受歡迎的能量。根據(jù)麥克斯韋定律,只要有電流的存在,就會有磁場存在,磁場之間的干擾就是串擾的來源。這個感應信號可能會導致數(shù)據(jù)傳輸?shù)膩G失和傳輸錯誤。所以串擾對于綜合布線來說,無疑是個最厲害的天敵。由于這種干擾是不希望的,因此可將其歸類為噪聲并且會導致信號失真或降低信號純度。

1)元件問題

隨著電子產品變得越來越小,它們所包含的PCB也必須更小。然而,這些尺寸減小通常與對更大功能的需求相匹配。為了實現(xiàn)這些可能看起來彼此矛盾的目標,元件封裝變得更小但具有更大量的網絡連接或引腳數(shù)。顯然,這會導致引腳間的間距變得更緊,從而促使電容耦合。引腳之間的耦合可能發(fā)生在沿著電路板表面從元件延伸的連接或從元件下方延伸,以便信號流過通孔。

2)布線問題

隨著布線在電路板上占據(jù)更多空間,可能會出現(xiàn)更多可能發(fā)生串擾的區(qū)域。這包括在焊盤或布線路徑的起點和終點,以及同一層以及層與層之間的相鄰路徑。焊盤上的串擾類似于元件引腳之間的串擾。在沿著導線路徑上,干擾通常是由于相似長度的信號路徑在相同角度處的分離不充分或具有銳角彎曲的單根導線。當疊層中的信號層未被電介質充分隔離時,也可能在不同層上的布線之間發(fā)生串擾。

Altium Designer 中的串擾消除技術

看起來串擾對于PCB設計的良好信號完整性來說是一個不可逾越的障礙,特別是對于小而密集的復雜電路板。當然,這是一個重大的設計挑戰(zhàn),但有一些技術可以用來減少串擾對電路工作的影響。為了充分利用這些技術,我們首先需要能夠分析我們的電路板信號,以確定是否需要消除串擾。Altium Designer提供了執(zhí)行信號完整性分析的工具,如下圖所示。

信號完整性分析案例

Altium中的信號完整性分析包括檢查信號上升時間,下降時間,提供終端方案和進行串擾分析的能力。您還可以定義模型并設置規(guī)則和約束以及信號完整性分析相關的其它設置。一旦確認了串擾問題,就可以根據(jù)需要修改相同層或相鄰層的布線路徑,如下所述。

1)確保布線之間有足夠的距離

在大多數(shù)情況下,串擾的原因是有耦合關系的導體之間的間距不足。因此,減少串擾的最佳解決方案或技術是增加兩個不同網絡布線之間的間距。在Altium Designer中,通過使用高亮顯示可以非常輕松地完成此操作,這可以讓您一次移動單個元素和路徑或類。在更改布線時,請務必遵循良好的PCB布局布線技巧。

使用網絡類來設置布線間距

2)最小化并行走線的長度

有時,比如對于差分對,需要很好地匹配信號路徑。在這些情況下,確保兩個信號的銅重量,走線寬度和長度相同是重要設計目標。相反,當并行走線用于不同信號時,其重要設計目標則是最小化它們的相互作用或耦合。如果不能選擇足夠的間距,則可以將其中一條走線拉長,使得兩條走線的并行長度盡量縮短;或者使一條走線垂直于另一條走線以減少串擾。

3)使用地平面隔離信號層

雖然相對于在同一層上產生的串擾來說,疊層之間的串擾并不常見,但確實會發(fā)生PCB疊層中相鄰層之間的干擾。這種耦合的主要原因是由于層之間的絕緣不足而導致信號沒有充分隔離。相鄰層之間的絕緣部分是在其上蝕刻銅層的介電材料。在Altium Designer中,使用“層堆棧管理器”對話框設計堆棧是一項簡單的任務。如下圖所示,您可以在其中選擇材料類型,設置板厚度并定義介電常數(shù)。

使用層堆棧管理器定義PCB堆棧

作為使用不同材料進行疊層的替代方案,可以在信號層之間插入接地平面。這有助于提高隔離度,有助于為您的設計提供更短的接地路徑。

串擾是一種信號完整性問題,幾乎可以在兩個導體彼此靠近的任何位置影響PCB功能。最好的串擾消除技術是插入空間或障礙以減少耦合的技術。在應用任何這些之前,必須首先識別串擾。Altium Designer提供了一個多功能信號分析工具,可用于診斷電路板的信號并確定要應用的最佳消除技術。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    396

    文章

    4793

    瀏覽量

    89894
  • 信號完整性
    +關注

    關注

    68

    文章

    1440

    瀏覽量

    96631
  • PCB打樣
    +關注

    關注

    17

    文章

    2977

    瀏覽量

    22461
  • Altium Designer
    +關注

    關注

    49

    文章

    407

    瀏覽量

    45659
  • 可制造性設計

    關注

    10

    文章

    2065

    瀏覽量

    16043
  • 麥克斯韋
    +關注

    關注

    0

    文章

    19

    瀏覽量

    5833
  • 華秋DFM
    +關注

    關注

    20

    文章

    3503

    瀏覽量

    5391
  • PCB線路板打樣

    關注

    9

    文章

    619

    瀏覽量

    6138
  • 可制造性設計分析

    關注

    4

    文章

    866

    瀏覽量

    5975
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    信號消除方案PCB設計IDA Crosstalk分析功能

    ,EE/Layout人員就能于設計同步進行SI等級的分析,預先消除常見信號
    發(fā)表于 11-12 17:33 ?3729次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>串</b><b class='flag-5'>擾</b><b class='flag-5'>消除</b>方案<b class='flag-5'>之</b><b class='flag-5'>PCB設計</b>IDA Crosstalk分析功能

    什么是?如何減少

    通常以斷斷續(xù)續(xù)或不易重現(xiàn)的方式發(fā)生,對于工程師來說, 盡早解決 PCB發(fā)生的所有原因非常重要。
    的頭像 發(fā)表于 05-23 09:25 ?7741次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    信號完整性-的模型

    是四類信號完整性問題之一,指的是有害信號從一個線網傳遞到相鄰線網。任何一對線網之間都存在
    的頭像 發(fā)表于 09-25 11:29 ?1670次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>-<b class='flag-5'>串</b><b class='flag-5'>擾</b>的模型

    PCB設計-真實世界的(上)

    )所示。 圖13W規(guī)則只是一個籠統(tǒng)的規(guī)則,在實際的PCB設計,若死板地按照3W規(guī)則來設計會導致成本的增加。無法滿足3W規(guī)則時,可以通過對的量化的理解,來改變一些其他的參數(shù)保持
    發(fā)表于 10-21 09:53

    解決PCB設計消除的辦法

    PCB電路設計中有很多知識技巧,之前我們講過高速PCB如何布局,以及電路板設計最常用的軟件等問題,本文我們講一下關于怎么解決PCB設計消除
    發(fā)表于 11-02 09:19

    高速電路設計反射和的形成原因是什么

    高速PCB設計信號完整性概念以及破壞信號完整性原因
    發(fā)表于 04-27 06:57

    高速PCB設計分析與控制

    高速PCB設計分析與控制:物理分析與驗證對于確保復雜、高速PCB板級和系統(tǒng)級設計的成功起到越來越關鍵的作用。本文將介紹在
    發(fā)表于 06-14 10:02 ?0次下載

    高速電路信號完整性分析與設計—

    高速電路信號完整性分析與設計—是由電磁耦合引起的,布線距離過近,導致彼此的電磁場相互影響
    發(fā)表于 10-06 11:10 ?0次下載

    高速PCB設計如何消除

    PCB布局上的可能是災難的。如果不糾正,可能會導致您的成品板完全無法工作,或者可能會受
    的頭像 發(fā)表于 07-25 11:23 ?3515次閱讀

    信號完整性系列

    本文主要介紹的概念,及其FEXT、NEXT等,以及消除措施。
    的頭像 發(fā)表于 10-19 17:54 ?7762次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>系列<b class='flag-5'>之</b>“<b class='flag-5'>串</b><b class='flag-5'>擾</b>”

    高速電路信號完整性分析與設計—

    高速電路信號完整性分析與設計—
    發(fā)表于 02-10 17:23 ?0次下載

    信號完整性基礎--(二)

    本章我們接著介紹信號完整性基礎第三章節(jié)剩余知識。
    的頭像 發(fā)表于 01-16 09:58 ?2656次閱讀

    和反射影響信號完整性

    和反射影響信號完整性? 和反射是影響信號
    的頭像 發(fā)表于 11-30 15:21 ?805次閱讀

    PCB設計,如何避免

    PCB設計,如何避免? 在PCB設計,避免
    的頭像 發(fā)表于 02-02 15:40 ?2348次閱讀

    信號完整性與電源完整性-信號

    電子發(fā)燒友網站提供《信號完整性與電源完整性-信號.pdf》資料免費下載
    發(fā)表于 08-12 14:27 ?1次下載