通過(guò)將 XADC 與 FPGA 邏輯緊密集成,賽靈思能夠提供業(yè)界最靈活的模擬子系統(tǒng)。這種將模擬系統(tǒng)與可編程邏輯結(jié)合的全新技術(shù)被稱(chēng)為靈活混合信號(hào)處理 (AMS) 技術(shù)。
-
FPGA
+關(guān)注
關(guān)注
1645文章
22018瀏覽量
616993 -
賽靈思
+關(guān)注
關(guān)注
33文章
1797瀏覽量
132251 -
軟件工程師
+關(guān)注
關(guān)注
8文章
243瀏覽量
21384
發(fā)布評(píng)論請(qǐng)先 登錄
Xilinx Shift RAM IP概述和主要功能
混合信號(hào)設(shè)計(jì)的概念、挑戰(zhàn)與發(fā)展趨勢(shì)
VirtualLab Fusion應(yīng)用:靈活的區(qū)域定義
是德示波器混合信號(hào)調(diào)試

EE-236:將混合信號(hào)前端器件與Blackfin處理器結(jié)合使用的實(shí)時(shí)解決方案

混合信號(hào)示波器的原理和應(yīng)用
盛顯科技:在拼接處理器上配置混合矩陣的步驟是什么?
盛顯科技:拼接處理器為什么要配置混合矩陣?

MSP430FE42xA混合信號(hào)微處理器數(shù)據(jù)表

MSP430F2013-EP混合信號(hào)微處理器數(shù)據(jù)表

MSP430xG461x混合信號(hào)微處理器數(shù)據(jù)表

盛顯科技:混合矩陣和拼接處理器的區(qū)別

VSP2272適合數(shù)碼相機(jī)的完整混合信號(hào)處理IC數(shù)據(jù)表

VSP2262完整混合信號(hào)處理芯片數(shù)據(jù)表

VSP2560/62/66數(shù)字相機(jī)混合信號(hào)處理IC數(shù)據(jù)表

評(píng)論