99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于LUT的DDS系統(tǒng)設(shè)計(jì)原理

姚小熊27 ? 來(lái)源:電路城論壇 ? 作者:電路城論壇 ? 2020-06-17 14:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DDS信號(hào)發(fā)生器采用直接數(shù)字頻率合成(Direct Digital Synthesis,簡(jiǎn)稱(chēng)DDS)技術(shù),把信號(hào)發(fā)生器的頻率穩(wěn)定度、準(zhǔn)確度提高到與基準(zhǔn)頻率相同的水平,并且可以在很寬的頻率范圍內(nèi)進(jìn)行精細(xì)的頻率調(diào)節(jié)。采用這種方法設(shè)計(jì)的信號(hào)源可工作于調(diào)制狀態(tài),可對(duì)輸出電平進(jìn)行調(diào)節(jié),也可輸出各種波形。

DDS(Direct Digital Synthesis)直接數(shù)字頻率合成技術(shù)由USA J.Tierncy首先提出。它是一種以數(shù)字信號(hào)處理理論為基礎(chǔ),從相位概念出發(fā)直接合成所需波形的一種新的全數(shù)字技術(shù)的頻率合成方法。DDS主要出現(xiàn)在數(shù)字混頻系統(tǒng)中。在數(shù)字混頻中,通過(guò)DDS產(chǎn)生正交的本地振蕩信號(hào)即正、余弦信號(hào)與輸入信號(hào)相乘實(shí)現(xiàn)頻譜搬移,如通信系統(tǒng)的調(diào)制、解調(diào)。目前FPGA實(shí)現(xiàn)DDS有三種途徑:基于IIR濾波器的實(shí)現(xiàn)方法、基于查找表LUT的實(shí)現(xiàn)方法以及基于CORDIC算法的實(shí)現(xiàn)方法。其中采用LUT的方法較為通用且比較容易實(shí)現(xiàn)。

一個(gè)典型的基于LUT的DDS系統(tǒng)由相位累加器和波形存儲(chǔ)器兩部分構(gòu)成,如圖1所示。圖中相位累加器的位寬為nbit,步進(jìn)值為μ,LUT的深度N為2n,寬度為L(zhǎng)bit。LUT中依相位順序存儲(chǔ)一個(gè)周期的波形數(shù)據(jù)。

基于LUT的DDS系統(tǒng)設(shè)計(jì)原理


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    22

    文章

    672

    瀏覽量

    154398
  • LUT
    LUT
    +關(guān)注

    關(guān)注

    0

    文章

    50

    瀏覽量

    12842
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    初識(shí)FPGA CLB之LUT實(shí)現(xiàn)邏輯函數(shù)

    LUT中文名字叫查找表。以7系列的FPGA為例,每一個(gè)Slice里面有四個(gè)LUT。FPGA就是通過(guò)LUT實(shí)現(xiàn)大量的組合邏輯,以及SLICEM里面的LUT還可以構(gòu)成RAM,Shift R
    的頭像 發(fā)表于 03-13 10:28 ?3802次閱讀

    使用的LUT觸發(fā)器對(duì)的數(shù)量與Slice Register和Slice LUT的關(guān)系是什么?

    想要了解以下術(shù)語(yǔ)的確切含義:“使用的LUT觸發(fā)器對(duì)的數(shù)量”“帶有未使用的觸發(fā)器的號(hào)碼”“帶有未使用LUT的數(shù)字”“最常用的LUT-FF對(duì)的數(shù)量”“獨(dú)特控制集的數(shù)量”什么是7系列的“LUT
    發(fā)表于 10-23 10:21

    如何使用DDS IP核生成任意波形?

    一個(gè)DDS應(yīng)用,我想使用Xilinx DDS IP內(nèi)核生成任意波形,但我看到的是DDS只能生成正弦或余弦波形數(shù)據(jù)。你知道如何用其他數(shù)據(jù)替換正弦波形LUT嗎?如果可以修改該
    發(fā)表于 02-12 08:07

    LUT名字的數(shù)字含義是什么?

    嗨,我是FPGA設(shè)計(jì)數(shù)字系統(tǒng)的初學(xué)者。我對(duì)合成的結(jié)果有疑問(wèn)。當(dāng)我設(shè)計(jì)一個(gè)簡(jiǎn)單的15位2輸入加法器或11位3輸入加法器時(shí),合成結(jié)果示意圖有LUT6,LUT2,CARRY4嵌段。我知道LUT
    發(fā)表于 05-25 09:22

    DDS的結(jié)構(gòu)和在系統(tǒng)設(shè)計(jì)中的優(yōu)勢(shì)以及D A轉(zhuǎn)換器在DDS中的

    DDS的結(jié)構(gòu)和在系統(tǒng)設(shè)計(jì)中的優(yōu)勢(shì)以及D A轉(zhuǎn)換器在DDS中的應(yīng)用:
    發(fā)表于 06-10 11:11 ?34次下載
    <b class='flag-5'>DDS</b>的結(jié)構(gòu)和在<b class='flag-5'>系統(tǒng)</b>設(shè)計(jì)中的優(yōu)勢(shì)以及D A轉(zhuǎn)換器在<b class='flag-5'>DDS</b>中的

    DDS,什么是DDS,DDS的結(jié)構(gòu)

    DDS,什么是DDS,DDS的結(jié)構(gòu) DDS概述 直接數(shù)字式頻率綜合器DDS(Direct Digital Synthesizer),
    發(fā)表于 09-03 08:42 ?4798次閱讀
    <b class='flag-5'>DDS</b>,什么是<b class='flag-5'>DDS</b>,<b class='flag-5'>DDS</b>的結(jié)構(gòu)

    DDS是什么意思,DDS結(jié)構(gòu),DDS原理是什么

    DDS是什么意思,DDS結(jié)構(gòu),DDS原理是什么 什么叫DDS 直接數(shù)字式頻率合成器DDS(Direct Digital Synthesi
    發(fā)表于 03-08 16:56 ?4.7w次閱讀

    基于DSP和DDS技術(shù)的氣體濃度檢測(cè)系統(tǒng)

    基于DSP和DDS技術(shù)的氣體濃度檢測(cè)系統(tǒng)
    發(fā)表于 10-19 14:48 ?17次下載
    基于DSP和<b class='flag-5'>DDS</b>技術(shù)的氣體濃度檢測(cè)<b class='flag-5'>系統(tǒng)</b>

    dds系統(tǒng)的那些原理和知識(shí)

    DDS架構(gòu)基本原理隨著數(shù)字技術(shù)在儀器儀表和通信系統(tǒng)中的廣泛使用,可從參考頻率源產(chǎn)生多個(gè)頻率的數(shù)字控制方法誕生
    的頭像 發(fā)表于 11-14 10:00 ?1.2w次閱讀
    <b class='flag-5'>dds</b><b class='flag-5'>系統(tǒng)</b>的那些原理和知識(shí)

    LUT如何構(gòu)成邏輯函數(shù)

    LUT如何如何構(gòu)成邏輯函數(shù);2個(gè)LUT通過(guò)互連可以構(gòu)成7bit輸入,單bit輸出的邏輯。實(shí)現(xiàn)方式為兩個(gè)LUT的輸入信號(hào)A1,A2,A3,A4,A5,A6接到一起,輸出信號(hào)經(jīng)過(guò)選擇器選擇輸出,選擇器的選擇信號(hào)也是邏輯函數(shù)的一個(gè)輸入
    的頭像 發(fā)表于 10-26 14:31 ?1.1w次閱讀

    物理可級(jí)聯(lián)的LUT的優(yōu)勢(shì)在哪?

    在Versal ACAP中,同一個(gè)CLB內(nèi)同一列的LUT是可以級(jí)聯(lián)的,這是與前一代FPGA UltraScale+系列的一個(gè)顯著不同點(diǎn)。這里我們先看看Versal中LUT的結(jié)構(gòu),如下圖所示(圖片來(lái)源
    的頭像 發(fā)表于 03-27 09:52 ?3732次閱讀
    物理可級(jí)聯(lián)的<b class='flag-5'>LUT</b>的優(yōu)勢(shì)在哪?

    FPGA——LUT/FDRE/FDCE/FDSE/FDPE

    因?yàn)楫?dāng)輸入數(shù)據(jù)的位數(shù)遠(yuǎn)大于一個(gè)LUT的輸入時(shí),就需要用多個(gè)LUT級(jí)聯(lián)來(lái)實(shí)現(xiàn)邏輯,那么級(jí)聯(lián)產(chǎn)生的延時(shí)也就不可避免了,這樣就會(huì)制約系統(tǒng)的運(yùn)行頻率。那么為了避免級(jí)聯(lián)數(shù)過(guò)于多,就采用插入寄存器的方法來(lái)實(shí)現(xiàn)
    的頭像 發(fā)表于 11-09 14:43 ?3026次閱讀

    MAX6828LUT+T PMIC - 監(jiān)控器

    電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)MAX6828LUT+T相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有MAX6828LUT+T的引腳圖、接線(xiàn)圖、封裝手冊(cè)、中文資料、英文資料,MAX6828LUT+T真值表,MAX6828
    發(fā)表于 12-21 23:30
    MAX6828<b class='flag-5'>LUT</b>+T PMIC - 監(jiān)控器

    SOME/IP與DDS對(duì)比及DDS測(cè)試策略和方案探討

    本文對(duì)DDS以及基于DDS的SOA系統(tǒng)的測(cè)試策略進(jìn)行探討,并介紹DDS測(cè)試方案。
    的頭像 發(fā)表于 08-04 14:52 ?2965次閱讀
    SOME/IP與<b class='flag-5'>DDS</b>對(duì)比及<b class='flag-5'>DDS</b>測(cè)試策略和方案探討

    LUT是什么構(gòu)成的?FPGA里的LUT有什么作用?

    首先開(kāi)門(mén)見(jiàn)山的回答這個(gè)問(wèn)題——LUT的作用是 **實(shí)現(xiàn)所有的邏輯函數(shù)** ,也就是類(lèi)似于計(jì)算Y=A&B+C+D之類(lèi)的算式結(jié)果!
    的頭像 發(fā)表于 06-28 10:56 ?4195次閱讀
    <b class='flag-5'>LUT</b>是什么構(gòu)成的?FPGA里的<b class='flag-5'>LUT</b>有什么作用?