臺(tái)積電在30年前開(kāi)始了晶圓代工業(yè)務(wù)。有遠(yuǎn)見(jiàn)的管理和創(chuàng)新工程團(tuán)隊(duì)開(kāi)發(fā)了先進(jìn)的工藝技術(shù),并以其可信賴的量產(chǎn)聲譽(yù)而聞名。臺(tái)積電也很早就意識(shí)到建立生態(tài)系統(tǒng)的重要性,以補(bǔ)充公司自身的優(yōu)勢(shì)。他們的開(kāi)放式創(chuàng)新平臺(tái)(OIP)吸引了許多EDA和IP合作伙伴,他們?yōu)榕_(tái)積電(TSMC)的成功做出了貢獻(xiàn)。這一切都遵循了摩爾定律(Moore‘s Law),目前已進(jìn)行到了3nm階段。
市場(chǎng)需要先進(jìn)的IC封裝技術(shù)
對(duì)于許多其他應(yīng)用,摩爾定律不再具有成本效益,尤其是對(duì)于異構(gòu)功能而言。超越摩爾定律的技術(shù),如多芯片模塊(MCMs)和封裝系統(tǒng)(SiP),已經(jīng)成為集成大量的邏輯和內(nèi)存,模擬,MEMS等集成到(子系統(tǒng))解決方案中的替代方案。但是,這些方法仍是針對(duì)特定客戶而言的,并且會(huì)花費(fèi)大量的開(kāi)發(fā)時(shí)間和成本。
為了滿足市場(chǎng)對(duì)新型多芯片IC封裝解決方案的需求,臺(tái)積電與OIP合作伙伴合作開(kāi)發(fā)了先進(jìn)的IC封裝技術(shù),以實(shí)現(xiàn)摩爾定律以外的集成。
臺(tái)積電成為高級(jí)集成電路封裝解決方案供應(yīng)商
在2012年,TSMC與Xilinx一起推出了當(dāng)時(shí)最大的FPGA,它由四個(gè)相同的28nm FPGA芯片并排安裝在硅中介層上。他們還開(kāi)發(fā)了硅通孔(TSV),通過(guò)微凸點(diǎn)和再分布層(RDL)將這些構(gòu)件相互連接。臺(tái)積電基于其構(gòu)造,將該集成電路封裝解決方案命名為“基片上晶圓封裝”(CoWoS)。這種基于block和EDA支持的封裝技術(shù)已成為高性能和高功率設(shè)計(jì)的行業(yè)標(biāo)準(zhǔn)。當(dāng)今最常見(jiàn)的應(yīng)用是將CPU / GPU / TPU與一個(gè)或多個(gè)高帶寬內(nèi)存(HBM)組合在一起。
臺(tái)積電于2017年宣布了集成式FanOut技術(shù)(InFO)。它使用聚酰胺薄膜代替CoWoS中的硅中介層,從而降低了單位成本和封裝高度,這兩項(xiàng)都是移動(dòng)應(yīng)用的重要標(biāo)準(zhǔn)。臺(tái)積電已經(jīng)出貨了數(shù)千萬(wàn)個(gè)用于智能手機(jī)的InFO設(shè)計(jì)。
臺(tái)積電于2019年推出了集成芯片系統(tǒng)(SoIC)技術(shù)。使用前端(晶圓廠)設(shè)備,TSMC可以非常精確地對(duì)準(zhǔn),然后使用許多間距狹窄的銅焊盤進(jìn)行壓焊設(shè)計(jì),以進(jìn)一步減小形狀系數(shù),互連電容和功率。
圖1顯示CoWoS技術(shù)針對(duì)的是云,人工智能,網(wǎng)絡(luò),數(shù)據(jù)中心以及其他高性能和大功率計(jì)算應(yīng)用程序。
InFO通常被用于對(duì)成本更加敏感且功耗較低的市場(chǎng),除此之外,還有一些其他領(lǐng)域也可以用到InFO。
SoIC技術(shù)提供了用于集成到CoWoS和/或InFO設(shè)計(jì)中的多管芯模塊?!獏⒁?jiàn)圖2。
SoIC技術(shù)受益于
臺(tái)積電的最新創(chuàng)新,SoIC技術(shù)是將多個(gè) dice堆疊到“ 3D構(gòu)件”(又稱為“ 3D小芯片”)中的一種非常強(qiáng)大的方法。如今,在垂直堆疊的芯片中,利用SoIC技術(shù)每mm2能夠?qū)崿F(xiàn)約10,000個(gè)互連。每平方毫米100萬(wàn)個(gè)互連的開(kāi)發(fā)工作正在進(jìn)行中。3D-IC愛(ài)好者(包括我自己)一直在尋找一種封裝方法,這種方法能夠?qū)崿F(xiàn)這種細(xì)粒度的互連,進(jìn)一步減少形狀因素,消除帶寬限制,簡(jiǎn)化模具堆的熱管理,并將大型、高度并行的系統(tǒng)集成到集成電路封裝中。顧名思義,即“ System on IC”,該技術(shù)可以滿足這些挑戰(zhàn)性的要求。SoIC和SoIC +令人印象深刻的功能將在此處進(jìn)一步說(shuō)明。臺(tái)積電的EDA合作伙伴正在努力通過(guò)用戶友好的設(shè)計(jì)方法來(lái)補(bǔ)充該技術(shù)。我希望IP合作伙伴能夠盡快提供SoIC就緒的小芯片和仿真模型,以方便用戶地集成到CoWoS和InFO設(shè)計(jì)中。
個(gè)人評(píng)論:20多年前,我在新思科技(Synopsys)擔(dān)任聯(lián)盟管理職務(wù)時(shí),有機(jī)會(huì)為侯克夫(Cliff Hou)博士在臺(tái)積電(TSMC)初始工藝設(shè)計(jì)套件(PDK)和參考設(shè)計(jì)流程方面的開(kāi)拓性開(kāi)發(fā)工作做出了貢獻(xiàn),促進(jìn)從傳統(tǒng)IDM過(guò)渡到更具有經(jīng)濟(jì)效益的商業(yè)模式。
借助上述封裝技術(shù),臺(tái)積電(TSMC)正在率先對(duì)半導(dǎo)體業(yè)務(wù)進(jìn)行另一項(xiàng)變革。CoWoS,InFO尤其是SoIC使半導(dǎo)體和系統(tǒng)供應(yīng)商能夠從當(dāng)今較低復(fù)雜度(和較低價(jià)值)的組件級(jí)IC遷移到IC封裝中非常高復(fù)雜度和高價(jià)值的系統(tǒng)級(jí)解決方案。這三種先進(jìn)的IC封裝解決方案正在加速一個(gè)重要的行業(yè)趨勢(shì):IC和系統(tǒng)價(jià)值創(chuàng)造的很大一部分正從芯片轉(zhuǎn)移到封裝。
責(zé)任編輯:pj
-
臺(tái)積電
+關(guān)注
關(guān)注
44文章
5752瀏覽量
169746 -
IC封裝
+關(guān)注
關(guān)注
4文章
188瀏覽量
27234
發(fā)布評(píng)論請(qǐng)先 登錄
臺(tái)積電官宣退場(chǎng)!未來(lái)兩年逐步撤離氮化鎵市場(chǎng)
西門子與臺(tái)積電合作推動(dòng)半導(dǎo)體設(shè)計(jì)與集成創(chuàng)新 包括臺(tái)積電N3P N3C A14技術(shù)
泰克科技榮獲年度杰出測(cè)試測(cè)量供應(yīng)商
AMD或首采臺(tái)積電COUPE封裝技術(shù)
臺(tái)積電擴(kuò)大先進(jìn)封裝設(shè)施,南科等地將增建新廠
集成電路封裝的發(fā)展歷程

臺(tái)積電先進(jìn)封裝大擴(kuò)產(chǎn),CoWoS制程成擴(kuò)充主力
臺(tái)積電CoWoS封裝A1技術(shù)介紹

光峰科技成為某主機(jī)廠車載光學(xué)解決方案供應(yīng)商
Qorvo成為聯(lián)發(fā)科技天璣9400 Wi-Fi 7 FEM重要供應(yīng)商
臺(tái)積電急購(gòu)群創(chuàng)廠,加速CoWoS產(chǎn)能布局
臺(tái)積電CoWoS產(chǎn)能將提升4倍
臺(tái)積電封裝,新規(guī)劃

評(píng)論