99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

探討先進(jìn)制程沖刺戰(zhàn)中的核心技術(shù)及玩家格局

iIeQ_mwrfnet ? 來源:吳老師 ? 2020-06-05 16:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

吳導(dǎo)有言

2020年伊始,全球半導(dǎo)體先進(jìn)制程之戰(zhàn)已然火花四射。從華為和蘋果打響7nm旗艦手機(jī)芯片第一槍開始,7nm芯片產(chǎn)品已是百花齊放之勢,5nm芯片也將在下半年正式首秀。這些逐漸縮小的芯片制程數(shù)字,正是全球電子產(chǎn)品整體性能不斷進(jìn)化的核心驅(qū)動力。

通往更先進(jìn)制程的道路猶如攀登高峰,極高的技術(shù)難度和研發(fā)成本將大多數(shù)芯片選手?jǐn)r在半山腰,目前全球唯有臺積電、英特爾、三星還在向峰頂沖刺。三星成功研發(fā)3nm芯片,臺積電3nm芯片晶體管密度達(dá)2.5億/mm2,英特爾官宣制程回歸。

在全球備戰(zhàn)更先進(jìn)制程的關(guān)鍵節(jié)點,本文圍繞晶體管五大關(guān)鍵環(huán)節(jié),探討先進(jìn)制程沖刺戰(zhàn)中的核心技術(shù)及玩家格局。

芯片制程描述的是芯片晶體管柵極寬度的大小,納米數(shù)字越小,晶體管密度越大,芯片性能就越高。

各家對制程工藝的命名法則不同,在相同納米制程下,并不能對各制程技術(shù)做直觀比較。比如英特爾10nm的晶體管密度與三星7nm、臺積電7nm的晶體管密度相當(dāng)。

從制程進(jìn)展來看,一邊是三星臺積電在5nm/3nm等制程上你追我趕,另一邊是英特爾循序漸進(jìn)地走向7nm。

5nm方面,臺積電已經(jīng)拿到蘋果和華為的手機(jī)芯片訂單。三星的5nm制程相對落后,正在與谷歌合作開發(fā)Exynos芯片組,將搭載于谷歌的Chrome OS設(shè)備、Pixel智能手機(jī)甚至中心數(shù)據(jù)服務(wù)器中。

3nm方面,臺積電預(yù)計2021年開始試生產(chǎn),2022年開始量產(chǎn)。三星原計劃2021年量產(chǎn)3nm工藝,但受當(dāng)前疫情影響,不量產(chǎn)時間可能會推遲。

為什么挺進(jìn)先進(jìn)制程的玩家選手屈指可數(shù)呢?主要源于兩大門檻:資本和技術(shù)。制程工藝的研發(fā)和生產(chǎn)成本呈指數(shù)上漲,單從資金數(shù)目來看,很多中小型晶圓廠就玩不起。

更高的研發(fā)和生產(chǎn)對應(yīng)的是更難的技術(shù)挑戰(zhàn)。每當(dāng)制程工藝逼近物理極限,芯片性能天花板就取決于晶體管結(jié)構(gòu)、光刻、沉積、刻蝕、檢測、封裝等技術(shù)的創(chuàng)新與協(xié)同配合。 晶體管在芯片中起到開關(guān)作用,通過影響相互的狀態(tài)傳遞信息。

幾十年來,基于平面Planar晶體管芯片一直是市場熱銷設(shè)備。然而制程技術(shù)發(fā)展到后期,平面晶體管開始遇到漏極源極間距過近的瓶頸。3D鰭式場效晶體管(FinFET)成為延續(xù)摩爾定律的革命性技術(shù),為工藝技術(shù)創(chuàng)新做出了核心貢獻(xiàn)。 2011年,英特爾轉(zhuǎn)向22nm FinFET。相比平面晶體管,F(xiàn)inFET在工藝節(jié)點減小時,電壓縮放、切換速度和電流密度均顯著提升。

FinFET已經(jīng)歷兩個工藝世代,臺積電5nm FinFET晶體管工藝的芯片也將在下半年問世。 隨著深寬比不斷拉高,F(xiàn)inFET也逼近了物理極限,為了制造出密度更高的芯片,環(huán)繞式柵極晶體管(GAAFET,Gate-All-Ground FET)成為新的技術(shù)選擇。不同于FinFET,GAAFET的溝道被柵極包圍,溝道電流比FinFET更加順暢,能進(jìn)一步改善對電流的控制,從而優(yōu)化柵極長度的微縮。 三星名為多橋通道FET(MBCFET,Multi-Bridge Channel FET)的GAA技術(shù),用納米片替換納米線周圍的柵極,實現(xiàn)每堆更大的電流。

與現(xiàn)有GAAFET不一樣的是,在forksheet FET中,nFET和pFET都集成在同一結(jié)構(gòu)中,間距小并減少密集縮放,forksheet具有的接觸柵極間距均低于Nanosheet 的接觸柵極間距。 Complementary FET(CFET)是另一種類型的GAA器件,由兩個單獨的FET組成,消除了n-p分離的瓶頸,減少電池有效面積。 英特爾的3nm也將采用CFET。但CFET及相關(guān)的晶體管存在散熱等問題,需要在各環(huán)節(jié)更新技術(shù)和設(shè)備。

雕刻電路圖案的核心制造設(shè)備是光刻機(jī),它的精度決定了制程的精度。光刻機(jī)的運(yùn)作原理是先把設(shè)計好的芯片圖案印在掩膜上,用激光穿過掩膜和光學(xué)鏡片,將芯片圖案曝光在帶有光刻膠涂層的硅片上,涂層被激光照到之處則溶解,沒有被照到之處保持不變,掩膜上的圖案就被雕刻到芯片光刻膠涂層上。

目前193nm浸沒式光刻是最成熟、應(yīng)用最廣的技術(shù),等到7nm及更先進(jìn)的技術(shù)節(jié)點時,則需要波長更短的極紫外(EUV)光刻技術(shù)來實現(xiàn)制程。

Imec和ASML成立了聯(lián)合研究實驗室,專注于3nm節(jié)點的元件制造藍(lán)圖,根據(jù)ASML年報,他們將采用high-NA技術(shù)研發(fā)下一代極紫外光刻機(jī),產(chǎn)品將有更高的分辨率、數(shù)值孔徑和覆蓋能力。值得一提的是,英特爾與ASML的光刻機(jī)設(shè)備的量產(chǎn)時間相吻合,大約在2024年前后。

Imec重點投入的研發(fā)領(lǐng)域包括光罩的防塵薄膜技術(shù)、光阻技術(shù)、工藝優(yōu)化。一方面,更高的光阻劑往往會增加缺陷率,另一方面,光罩防塵薄膜發(fā)展相對緩慢。 為了將微電子器件造的更小,必須把越來越多的電路放進(jìn)更小的薄膜結(jié)構(gòu)中,與半導(dǎo)體工藝兼容的刻蝕和沉積技術(shù)也需要隨著提升。在硅片襯底上生成特定薄膜層的工藝就是薄膜沉積,所沉積的薄膜可以是導(dǎo)體、絕緣材料或半導(dǎo)體材料??涛g機(jī)根據(jù)印上去的圖案刻蝕,留下剩余的部分,芯片圖案就可以從光刻膠涂層轉(zhuǎn)移到了硅片上。

將材料以單原子膜形式一層一層的鍍在襯底表面就是所謂的原子層沉積(ALD)技術(shù)可將,選擇性沉積是一種先進(jìn)的自對準(zhǔn)圖案化技術(shù),將化學(xué)方法與MLD工具結(jié)合在一起,可減少流程中的光刻和刻蝕步驟。從理論上講,選擇性沉積可用于沉積金屬或沉積電介質(zhì)。不過目前區(qū)域選擇性沉積仍存在一定挑戰(zhàn),有待持續(xù)研發(fā)。

嵌段共聚物視是生產(chǎn)緊密圖案化表面的一種方式。嵌段共聚物將性質(zhì)不同的聚合物鏈段連在一起,制成一種線型聚合物,得到性能更為優(yōu)越的聚合物材料。這種刻蝕技術(shù)可以選擇性去除MLD層,不會影響到附近的ALD層,精確控制了納米級材料的幾何形狀。

芯片進(jìn)入量產(chǎn)前需要對芯片進(jìn)行檢測,就是使用各種系統(tǒng)來查找芯片的缺陷。晶圓檢測分為兩類:光學(xué)和電子束。光學(xué)檢查速度快,但分辨率受限;電子束檢測分辨率更好,但速度偏慢。 因此很多公司均在開發(fā)多光束電子束檢測系統(tǒng),最好能以較高的速度發(fā)現(xiàn)最不顯眼的缺陷。ASML開發(fā)了一種具有9條光束的電子束檢測工具。

芯片制造商還使用各種量測系統(tǒng)來測量芯片結(jié)構(gòu)。微距量測掃描式電子顯微鏡(CD-SEM)進(jìn)行自上而下的量測,光學(xué)CD系統(tǒng)則使用偏振光來表征結(jié)構(gòu)。 被稱為臨界尺寸小角X射線散射(CD-SAXS)的X射線量測技術(shù)是一種無損量測技術(shù),使用小光束尺寸的可變角度透射散射來量測,其優(yōu)點是能提供更高的分辨率,避免了OCD參數(shù)相關(guān)性問題,且計算更加簡單。但X射線是由R&D的大型同步加速器存儲環(huán)產(chǎn)生的,這對晶圓廠來說很不切實際。CD-SAXS需要緊湊的X射線源,問題在于X射線源有限且速度慢,影響吞吐量,其成本也是一個問題,該技術(shù)仍處于概念階段,X射線強(qiáng)度還將面臨挑戰(zhàn)。 封裝技術(shù)能讓內(nèi)存更接近邏輯處理單元,提升信號傳輸速率和互聯(lián)密度。傳統(tǒng)方法是縮小節(jié)點上不同的芯片功能,并將它們封裝到一個單片芯片上。通過封裝可以低功耗并增加內(nèi)存帶寬。在研發(fā)先進(jìn)的封裝技術(shù),以增加晶體管速度,從而提高整個系統(tǒng)性能的道路上,英特爾主推EMIB工藝,臺積電主推CoWoS工藝,三星主推FOPLP。

小芯片chipset是一種實現(xiàn)異構(gòu)集成的新形式,通過在特定空間堆疊多種芯片,實現(xiàn)更快的開發(fā)速度和更高的計算力。臺積電采用COWOS封裝技術(shù)和LIPINCON互連技術(shù),將大型多核設(shè)計劃分成多個小芯片,實現(xiàn)更高的良率和更好的經(jīng)濟(jì)性。英特爾將不同IP、不同工藝的方案封裝在一起,從而省去漫長的再制作過程。

隨著摩爾定律的推進(jìn)節(jié)奏逐漸趨緩,半導(dǎo)體制程的不斷發(fā)展,想要延續(xù)摩爾定律的生命力需要技術(shù)和設(shè)備的創(chuàng)新突破。半導(dǎo)體行業(yè)大約每隔20年,就會有新的危機(jī)出現(xiàn),20年前,大家一度非常悲觀,看不清如何才能將芯片做得更好。如今半導(dǎo)體行業(yè)到了20年周期的危機(jī)循環(huán)節(jié)點,誰都不知道未來半導(dǎo)體行業(yè)的創(chuàng)新發(fā)展路在何方? 這個問題的答案,也許藏在5G、AI等新興技術(shù)里,也許藏在半導(dǎo)體的新模式、器件和技術(shù)里,半導(dǎo)體行業(yè)在不斷探索前行。無論未來誰是創(chuàng)新風(fēng)暴的引領(lǐng)者,最終受益的都是享用更高性能電子產(chǎn)品的每一個人。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 手機(jī)芯片
    +關(guān)注

    關(guān)注

    9

    文章

    375

    瀏覽量

    49949
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10019

    瀏覽量

    141642

原文標(biāo)題:芯片制程之戰(zhàn):最燒錢的技術(shù)戰(zhàn)

文章出處:【微信號:mwrfnet,微信公眾號:微波射頻網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【書籍評測活動NO.62】一本書讀懂 DeepSeek 全家桶核心技術(shù):DeepSeek 核心技術(shù)揭秘

    , incentivize.”也就是說,不要去“教”模型,而要“激勵”它自主探索。 《DeepSeek核心技術(shù)揭秘》是剖析 DeepSeek 技術(shù)原理的專業(yè)技術(shù)書,以全面的內(nèi)容、深入的技術(shù)
    發(fā)表于 06-09 14:38

    英特爾持續(xù)推進(jìn)核心制程先進(jìn)封裝技術(shù)創(chuàng)新,分享最新進(jìn)展

    近日,在2025英特爾代工大會上,英特爾展示了多代核心制程先進(jìn)封裝技術(shù)的最新進(jìn)展,這些突破不僅體現(xiàn)了英特爾在技術(shù)開發(fā)領(lǐng)域的持續(xù)創(chuàng)新,也面向
    的頭像 發(fā)表于 05-09 11:42 ?224次閱讀
    英特爾持續(xù)推進(jìn)<b class='flag-5'>核心</b><b class='flag-5'>制程</b>和<b class='flag-5'>先進(jìn)</b>封裝<b class='flag-5'>技術(shù)</b>創(chuàng)新,分享最新進(jìn)展

    瑞樂半導(dǎo)體——On Wafer WLS-WET 濕法無線晶圓測溫系統(tǒng)是半導(dǎo)體先進(jìn)制程監(jiān)控領(lǐng)域的重要創(chuàng)新成果

    On Wafer WLS-WET無線晶圓測溫系統(tǒng)是半導(dǎo)體先進(jìn)制程監(jiān)控領(lǐng)域的重要創(chuàng)新成果。該系統(tǒng)通過自主研發(fā)的核心技術(shù),將溫度傳感器嵌入晶圓集成,實現(xiàn)了晶圓本體與傳感單元的無縫融合。傳感器采用IC傳感器,具備±0.1℃的測量精度和10ms級快速響應(yīng)特性,可實時捕捉濕法工藝
    的頭像 發(fā)表于 04-22 11:34 ?247次閱讀
    瑞樂半導(dǎo)體——On Wafer WLS-WET 濕法無線晶圓測溫系統(tǒng)是半導(dǎo)體<b class='flag-5'>先進(jìn)制程</b>監(jiān)控領(lǐng)域的重要創(chuàng)新成果

    愛發(fā)科發(fā)布多款半導(dǎo)體制造利器,引領(lǐng)先進(jìn)制程技術(shù)革新

    創(chuàng)新技術(shù)賦能先進(jìn)制造,推動產(chǎn)業(yè)效率革命 ? 2025年3月27日,Semicon China 2025期間,全球領(lǐng)先的真空設(shè)備制造商愛發(fā)科集團(tuán)正式推出三款面向先進(jìn)半導(dǎo)體制造的核心設(shè)備:
    發(fā)表于 03-28 16:14 ?339次閱讀
    愛發(fā)科發(fā)布多款半導(dǎo)體制造利器,引領(lǐng)<b class='flag-5'>先進(jìn)制程</b><b class='flag-5'>技術(shù)</b>革新

    引領(lǐng)工業(yè)革命新浪潮:揭秘具身智能工業(yè)機(jī)器人核心技術(shù)的無限潛能

    在智能制造與工業(yè)4.0深度融合的今天,具身智能工業(yè)機(jī)器人核心技術(shù)正以前所未有的速度重塑全球制造業(yè)格局。作為工業(yè)自動化的“智慧大腦”,這項技術(shù)不僅讓機(jī)器人擁有了“感知-決策-執(zhí)行”的全鏈路能力,更在復(fù)雜場景
    的頭像 發(fā)表于 03-27 16:06 ?363次閱讀

    臺積電加速美國先進(jìn)制程落地

    技術(shù)方面一直處于行業(yè)領(lǐng)先地位,此次在美國建設(shè)第三廠,無疑將加速其先進(jìn)制程技術(shù)在當(dāng)?shù)氐穆涞亍N赫芗彝嘎?,按照臺積電后續(xù)增建新廠只需十八個月即可量產(chǎn)的時程規(guī)劃,第三廠有望在2027年初進(jìn)行試產(chǎn),并在2028年實現(xiàn)量產(chǎn)。這一
    的頭像 發(fā)表于 02-14 09:58 ?538次閱讀

    深入探討DeepSeek大模型的核心技術(shù)

    導(dǎo)讀 本文深入探討了DeepSeek大模型的核心技術(shù),從公司背景、模型能力、訓(xùn)推成本到核心技術(shù)細(xì)節(jié)進(jìn)行了全面分析。 ? 一、關(guān)于DeepSeek公司及其大模型 1.1 公司概況 DeepSeek
    的頭像 發(fā)表于 02-10 10:49 ?1485次閱讀
    深入<b class='flag-5'>探討</b>DeepSeek大模型的<b class='flag-5'>核心技術(shù)</b>

    三星SF4X先進(jìn)制程獲IP生態(tài)關(guān)鍵助力

    半導(dǎo)體互聯(lián)IP企業(yè)Blue Cheetah于美國加州當(dāng)?shù)貢r間1月21日宣布,其新一代BlueLynx D2D裸晶對裸晶互聯(lián)PHY物理層芯片在三星Foundry的SF4X先進(jìn)制程上成功流片。 三星
    的頭像 發(fā)表于 01-22 11:30 ?607次閱讀

    先進(jìn)制程面臨哪些挑戰(zhàn)

    在2024年底剛開過IEDM的主題演講(keynote speech),二維場效電晶體(2D Field Effect Transistor;2D FET)及奈米碳管(carbon nanotube)被提起可能成為邏輯制程的未來技術(shù)。
    的頭像 發(fā)表于 01-20 15:55 ?693次閱讀

    臺積電美國芯片量產(chǎn)!臺灣對先進(jìn)制程放行?

    來源:半導(dǎo)體前線 臺積電在美國廠的4nm芯片已經(jīng)開始量產(chǎn),而中國臺灣也有意不再對臺積電先進(jìn)制程赴美設(shè)限,因此中國臺灣有評論認(rèn)為,臺積電不僅在“去臺化”,也有是否會變成“美積電”的疑慮。 中國臺灣不再
    的頭像 發(fā)表于 01-14 10:53 ?636次閱讀

    先進(jìn)封裝成為AI時代的核心技術(shù)發(fā)展與創(chuàng)新

    引言 隨著人工智能(AI)和高性能計算(HPC)應(yīng)用的快速發(fā)展,半導(dǎo)體產(chǎn)業(yè)正面臨挑戰(zhàn)與機(jī)遇。計算能力、內(nèi)存帶寬和能源效率需求的持續(xù)提升,使得半導(dǎo)體制程不斷挑戰(zhàn)性能極限。在這個背景下,先進(jìn)封裝技術(shù)已經(jīng)
    的頭像 發(fā)表于 12-24 09:32 ?1382次閱讀
    <b class='flag-5'>先進(jìn)</b>封裝成為AI時代的<b class='flag-5'>核心技術(shù)</b>發(fā)展與創(chuàng)新

    三星芯片代工新掌門:先進(jìn)與成熟制程并重

    與成熟制程的并重發(fā)展。他指出,當(dāng)前三星代工部門最緊迫的任務(wù)是提升2nm產(chǎn)能的良率爬坡。這一舉措顯示了三星在先進(jìn)制程技術(shù)領(lǐng)域的決心和實力。 同時,韓真晚也提到了三星電子在GAA工藝方面的領(lǐng)先地位。盡管三星已經(jīng)率先實現(xiàn)了全球首個GA
    的頭像 發(fā)表于 12-10 13:40 ?731次閱讀

    蘋果加速M(fèi)5芯片研發(fā),爭奪AI PC市場,臺積電先進(jìn)制程訂單激增

    在蘋果即將發(fā)布搭載其自研M4芯片的新產(chǎn)品之際,業(yè)界又有消息稱,蘋果已著手開發(fā)下一代M5芯片,旨在在這場AI PC領(lǐng)域的競爭,憑借其更強(qiáng)大的Arm架構(gòu)處理器占據(jù)先機(jī)。據(jù)悉,M5芯片將繼續(xù)采用臺積電的3nm制程技術(shù)生產(chǎn),并有望最早
    的頭像 發(fā)表于 10-29 13:57 ?1008次閱讀

    喆塔科技先進(jìn)制程AI賦能中心&amp;amp;校企聯(lián)合實驗室落戶蘇州

    近年來,隨著全球半導(dǎo)體產(chǎn)業(yè)的高速發(fā)展和中國自主研發(fā)技術(shù)的不斷突破,國產(chǎn)先進(jìn)制程技術(shù)的自主化進(jìn)程成為了推動產(chǎn)業(yè)變革的重要課題。喆塔科技先進(jìn)制程AI賦能中心的啟動,以及與南京大學(xué)的深度合作
    的頭像 發(fā)表于 10-21 14:17 ?586次閱讀
    喆塔科技<b class='flag-5'>先進(jìn)制程</b>AI賦能中心&amp;amp;校企聯(lián)合實驗室落戶蘇州

    芯片微型化挑戰(zhàn)極限,成熟制程被反推向熱潮

    昔日,芯片制造的巔峰追求聚焦于先進(jìn)制程技術(shù),各廠商競相追逐,摩爾定律的輝煌似乎預(yù)示著無盡前行的時代...... 在人工智能(AI)技術(shù)浪潮推動下,先進(jìn)制程芯片需求激增,導(dǎo)致市場供不應(yīng)求
    的頭像 發(fā)表于 08-27 10:38 ?1695次閱讀