99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

業(yè)界再一次出現(xiàn)對(duì)晶圓級(jí)處理器的商業(yè)嘗試

M8kW_icbank ? 來(lái)源:半導(dǎo)體行業(yè)觀察 ? 2019-12-10 14:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

日前,在斯坦福大學(xué)舉行的IEEE Hot Chips研討會(huì)上,創(chuàng)業(yè)公司Cerebras推出了有史以來(lái)最大的芯片。按照他們的說(shuō)法,這個(gè)大致是硅晶片尺寸的系統(tǒng)旨在將AI訓(xùn)練時(shí)間從幾個(gè)月縮短到幾分鐘。

這是自二十世紀(jì)八十年代Trilogy Systems任務(wù)失敗以來(lái),業(yè)界再一次出現(xiàn)對(duì)晶圓級(jí)處理器的商業(yè)嘗試。

下面,我們來(lái)談一下有關(guān)這個(gè)芯片,你必須知道的六點(diǎn)::

數(shù)據(jù)

作為有史以來(lái)最大的芯片,Cerebras的Wafer Scale Engine(WSE)自然帶有一堆最高級(jí)的。這是當(dāng)中的一部分:

尺寸:46,225平方毫米。這大約是一張信紙大小的紙張的75%,但卻是最大GPU的56倍。

晶體管:1.2萬(wàn)億。Nvidia的GV100 Volta僅為21億。

處理器核心:400,000。而GV100只有5,660。

內(nèi)存:18千兆字節(jié)的片上SRAM,大約是GV100的3000倍。

內(nèi)存帶寬:每秒9 PB。據(jù)Cerebras稱,這是我們最喜歡的GPU的10,000倍。

你為什么需要這個(gè)怪物?

Cerebras在其白皮書中提出了一個(gè)非常好的案例,為什么這么大的芯片有意義。

基本上,該公司認(rèn)為,訓(xùn)練深度學(xué)習(xí)系統(tǒng)和其他人工智能系統(tǒng)的需求已經(jīng)失控。該公司表示,訓(xùn)練將出現(xiàn)一種新模式——?jiǎng)?chuàng)建一個(gè)這樣的系統(tǒng),那就是一旦經(jīng)過(guò)訓(xùn)練,就可以識(shí)別人或贏得Go游戲。但這在過(guò)去需要花費(fèi)數(shù)周或數(shù)月的時(shí)間,并耗費(fèi)數(shù)十萬(wàn)美元的計(jì)算時(shí)間。這個(gè)成本意味著實(shí)驗(yàn)的空間很小,這會(huì)扼殺新的想法和創(chuàng)新。

這家公司的答案是,全世界需要更多,更便宜的訓(xùn)練計(jì)算資源。而訓(xùn)練也需要幾分鐘而不是幾個(gè)月,為此,您需要更多內(nèi)核,更多靠近這些內(nèi)核的內(nèi)存,以及內(nèi)核之間的低延遲,高帶寬連接。

這些目標(biāo)將對(duì)AI行業(yè)中的每個(gè)人造成影響。但是Cerebras也承認(rèn),這個(gè)想法推向了它的邏輯極端。一塊大芯片為處理器內(nèi)核和需要依賴它的內(nèi)存提供了更多的硅片面積。只有當(dāng)數(shù)據(jù)永遠(yuǎn)不必離開(kāi)芯片上的短而密集的互連時(shí),才能實(shí)現(xiàn)高帶寬,低延遲的連接。因此這也是他們打造這樣一個(gè)大芯片的原因。

在這400,000個(gè)內(nèi)核中有什么?

根據(jù)該公司的說(shuō)法,WSE的內(nèi)核專門用于人工智能,但仍然具有可編程性,那就意味著該芯片并不會(huì)僅僅被限定在AI當(dāng)中。這就是他們所謂的稀疏線性代數(shù)(Sparse Linear Algebra:SLA)核心。這些處理單元專門用于“人工智能”工作的“張量”操作,但它們還包括一項(xiàng)減少工作的功能,特別是對(duì)于深度學(xué)習(xí)網(wǎng)絡(luò)。據(jù)該公司稱,深度學(xué)習(xí)訓(xùn)練集中所有數(shù)據(jù)的50%至98%為zero。因此,非零數(shù)據(jù)“Sparse ”。

SLA核心通過(guò)簡(jiǎn)單地不將任何東西乘以零來(lái)減少工作量。內(nèi)核具有內(nèi)置的數(shù)據(jù)流元素,可以根據(jù)數(shù)據(jù)觸發(fā)計(jì)算操作,因此當(dāng)數(shù)據(jù)遇到零時(shí),不會(huì)浪費(fèi)時(shí)間。

他們是怎么做到的?

Cerebras龐大的單芯片背后的基本理念已經(jīng)存在了幾十年,但它也是不切實(shí)際的。

早在20世紀(jì)80年代,并行計(jì)算的先驅(qū) Gene Amdahl就制定了加速大型機(jī)計(jì)算的計(jì)劃——硅片大小的處理器。換句話說(shuō),就是將大部分?jǐn)?shù)據(jù)保留在處理器本身而不是將其通過(guò)電路板推送到存儲(chǔ)器和其他芯片。這樣的計(jì)算將更快且更節(jié)能。

借助從風(fēng)險(xiǎn)投資家手上拿到的2.3億美金,Amdahl創(chuàng)立了Trilogy Systems,并實(shí)現(xiàn)了他的愿望。但我們不得不承認(rèn),“晶圓級(jí)整合”的第一次商業(yè)嘗試是一場(chǎng)災(zāi)難,據(jù)當(dāng)時(shí)報(bào)道,它成功地將動(dòng)詞“to crater”引入金融新聞詞典。

最基本的問(wèn)題是芯片越大,良率越差。從邏輯上講,這應(yīng)該意味著晶圓級(jí)芯片將無(wú)利可圖,因?yàn)槟漠a(chǎn)品總會(huì)存在缺陷。Cerebras的解決方案是添加一定量的冗余。據(jù)EE Times稱,Swarm通信網(wǎng)絡(luò)具有冗余鏈路,讓產(chǎn)品工作時(shí)可以繞過(guò)受損核心。據(jù)透露,當(dāng)中大約有1%的核心是備用的。

Cerebras還必須解決一些關(guān)鍵的制造限制問(wèn)題。例如,芯片工具設(shè)計(jì)用于將其特征定義圖案投射到相對(duì)較小的矩形上,并在晶圓上完美地反復(fù)進(jìn)行。由于在晶片上的不同位置鑄造不同圖案的成本和難度,僅此一點(diǎn)就會(huì)使許多系統(tǒng)不能構(gòu)建在單個(gè)晶片上。

但WSE就像一個(gè)典型的晶圓,完全由相同的芯片組成,就像你通常制造的一樣。最大的不同之處在于他們與臺(tái)積電合作開(kāi)發(fā)了一種方法,用于在芯片之間的空間建立連接,這個(gè)區(qū)域稱為scribe lines。而這個(gè)空間通常留空,因?yàn)樾酒刂切┚€切割。

根據(jù)Tech Crunch的說(shuō)法,Cerebras還必須發(fā)明一種方法,為芯片提供15千瓦的電源和冷卻系統(tǒng),并創(chuàng)造新的連接器,以便在加熱時(shí)處理它擴(kuò)展的方式。

這是制作晶圓級(jí)計(jì)算機(jī)的唯一方法嗎?

當(dāng)然不是。例如,加利福尼亞大學(xué)洛杉磯分校和 Illinois Urbana-Champaign的團(tuán)隊(duì)正在研究一種類似的系統(tǒng),該系統(tǒng)也構(gòu)建了裸處理器并進(jìn)行了測(cè)試,并將它們安裝在已經(jīng)圖案化所需的密集互連網(wǎng)絡(luò)的硅片上。這種稱為硅互連結(jié)構(gòu)的概念允許這些小芯片緊密相連(相隔100微米),這就使得芯片間通信接近單個(gè)芯片的特性。

“這是我們一直在進(jìn)行驗(yàn)證的研究”,伊利諾伊大學(xué)的 Rakesh Kumar說(shuō)。

Kumar認(rèn)為硅互連結(jié)構(gòu)方法與Cerebras的單片晶圓級(jí)方案相比具有一些優(yōu)勢(shì)。首先,它允許設(shè)計(jì)師混合和匹配技術(shù),并為每個(gè)技術(shù)使用最佳制造工藝。單片方法意味著為最關(guān)鍵的子系統(tǒng)邏輯選擇最佳的制程,并將其用于存儲(chǔ)器和其他原件,即使不適合它們。

Kumar建議,在這種方法中,Cerebras可以限制它可以放在處理器上的內(nèi)存量。“他們?cè)诰A上有18千兆位的SRAM。也許這對(duì)今天的某些型號(hào)來(lái)說(shuō)已經(jīng)足夠了,但明天和后天的型號(hào)呢?“

什么時(shí)候出來(lái)?

據(jù)“財(cái)富”雜志報(bào)道,Cerebras9月份將會(huì)向客戶發(fā)貨首批系統(tǒng)。據(jù)EE Times稱,部分系統(tǒng)已經(jīng)收到原型。該公司計(jì)劃在11月的超級(jí)計(jì)算大會(huì)上公布完整系統(tǒng)的結(jié)果。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19896

    瀏覽量

    235298
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    441058
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10020

    瀏覽量

    141722

原文標(biāo)題:對(duì)于這顆有史以來(lái)最大的芯片,這六點(diǎn)你需要知道!

文章出處:【微信號(hào):icbank,微信公眾號(hào):icbank】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    級(jí)封裝:連接密度提升的關(guān)鍵

    了解級(jí)封裝如何進(jìn)步提高芯片的連接密度,為后續(xù)技術(shù)發(fā)展奠定基礎(chǔ)。
    的頭像 發(fā)表于 06-27 16:51 ?168次閱讀

    什么是級(jí)扇出封裝技術(shù)

    級(jí)扇出封裝(FO-WLP)通過(guò)環(huán)氧樹(shù)脂模塑料(EMC)擴(kuò)展芯片有效面積,突破了扇入型封裝的I/O密度限制,但其技術(shù)復(fù)雜度呈指數(shù)級(jí)增長(zhǎng)。
    的頭像 發(fā)表于 06-05 16:25 ?933次閱讀
    什么是<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b>扇出封裝技術(shù)

    減薄對(duì)后續(xù)劃切的影響

    完成后,才會(huì)進(jìn)入封裝環(huán)節(jié)進(jìn)行減薄處理。為什么要減薄封裝階段對(duì)
    的頭像 發(fā)表于 05-16 16:58 ?446次閱讀
    減薄對(duì)后續(xù)<b class='flag-5'>晶</b><b class='flag-5'>圓</b>劃切的影響

    扇出型級(jí)封裝技術(shù)的工藝流程

    上 。這種創(chuàng)新的封裝方式自蘋果A10處理器采用后,在節(jié)約主板表面面積方面成效顯著。根據(jù)線路和焊腳與芯片尺寸的關(guān)系,WLP分為Fanin WLP(線路和焊腳限定在芯片尺寸以內(nèi))和Fanout WLP(可擴(kuò)展至芯片尺寸之外,甚至實(shí)現(xiàn)芯片疊層) 。
    的頭像 發(fā)表于 05-14 11:08 ?759次閱讀
    扇出型<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b>封裝技術(shù)的工藝流程

    封裝工藝中的級(jí)封裝技術(shù)

    我們看下個(gè)先進(jìn)封裝的關(guān)鍵概念——級(jí)封裝(Wafer Level Package,WLP)。
    的頭像 發(fā)表于 05-14 10:32 ?665次閱讀
    封裝工藝中的<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b>封裝技術(shù)

    級(jí)封裝技術(shù)的概念和優(yōu)劣勢(shì)

    級(jí)封裝(WLP),也稱為級(jí)封裝,是種直接在
    的頭像 發(fā)表于 05-08 15:09 ?647次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b>封裝技術(shù)的概念和優(yōu)劣勢(shì)

    制備工藝與清洗工藝介紹

    制備是材料科學(xué)、熱力學(xué)與精密控制的綜合體現(xiàn),每環(huán)節(jié)均凝聚著工程技術(shù)的極致追求。而清洗本質(zhì)是半導(dǎo)體工業(yè)與污染物持續(xù)博弈的縮影,每
    的頭像 發(fā)表于 05-07 15:12 ?1177次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>制備工藝與清洗工藝介紹

    一次消諧裝置與二消諧裝置區(qū)別、一次消諧與二消諧的區(qū)別

    繞組,處理低電壓信號(hào)。 功能側(cè)重:一次消諧通過(guò)非線性電阻抑制鐵磁諧振,限制中性點(diǎn)位移電壓;二消諧通過(guò)檢測(cè)諧振信號(hào)并觸發(fā)晶閘管短路阻尼
    的頭像 發(fā)表于 05-07 09:58 ?1146次閱讀
    <b class='flag-5'>一次</b>消諧裝置與二<b class='flag-5'>次</b>消諧裝置區(qū)別、<b class='flag-5'>一次</b>消諧<b class='flag-5'>器</b>與二<b class='flag-5'>次</b>消諧<b class='flag-5'>器</b>的區(qū)別

    簽約頂級(jí)封裝廠,普萊信巨量轉(zhuǎn)移技術(shù)掀起級(jí)封裝和板級(jí)封裝的技術(shù)革命

    經(jīng)過(guò)半年的測(cè)試,普萊信智能和某頂級(jí)封裝廠就其巨量轉(zhuǎn)移式板級(jí)封裝設(shè)備(FOPLP)設(shè)備XBonder Pro達(dá)成戰(zhàn)略合作協(xié)議,這將是巨量轉(zhuǎn)移技術(shù)在IC封裝領(lǐng)域第一次規(guī)模化的應(yīng)用,將掀起
    的頭像 發(fā)表于 03-04 11:28 ?740次閱讀
    簽約頂級(jí)封裝廠,普萊信巨量轉(zhuǎn)移技術(shù)掀起<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b>封裝和板<b class='flag-5'>級(jí)</b>封裝的技術(shù)革命

    深入探索:級(jí)封裝Bump工藝的關(guān)鍵點(diǎn)

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,級(jí)封裝(WLP)作為先進(jìn)封裝技術(shù)的重要組成部分,正逐漸成為集成電路封裝的主流趨勢(shì)。在
    的頭像 發(fā)表于 03-04 10:52 ?2162次閱讀
    深入探索:<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b>封裝Bump工藝的關(guān)鍵點(diǎn)

    AMC1210對(duì)AMC1305進(jìn)行數(shù)字抽取濾波,輸出后的數(shù)據(jù)是否需要用處理器進(jìn)行一次平均和移位處理

    進(jìn)行一次平均和移位處理?(我們查看ADS1255它最后一級(jí)濾波有一級(jí)取平均值。而AMC1210沒(méi)有。)下圖為AMC1210濾波框圖與ADS
    發(fā)表于 01-14 08:21

    什么是微凸點(diǎn)封裝?

    微凸點(diǎn)封裝,更常見(jiàn)的表述是微凸點(diǎn)技術(shù)或級(jí)
    的頭像 發(fā)表于 12-11 13:21 ?905次閱讀

    盛顯科技:投影融合處理器連接出現(xiàn)超時(shí),該怎么辦?

    了連接嘗試的失敗。這樣的情形無(wú)疑會(huì)給我們的使用帶來(lái)諸多不便與困擾。那么您知道投影融合處理器連接出現(xiàn)超時(shí),該怎么辦嗎?下面盛顯科技小編為您介紹: 投影融合處理器連接
    的頭像 發(fā)表于 11-06 10:58 ?571次閱讀
    盛顯科技:投影融合<b class='flag-5'>處理器</b>連接<b class='flag-5'>出現(xiàn)</b>超時(shí),該怎么辦?

    GaAs的清洗和表面處理工藝

    GaAs作為常用的,在半導(dǎo)體功率芯片和光電子芯片都有廣泛應(yīng)用。而如何處理好該類
    的頭像 發(fā)表于 10-30 10:46 ?1288次閱讀
    GaAs<b class='flag-5'>晶</b><b class='flag-5'>圓</b>的清洗和表面<b class='flag-5'>處理</b>工藝

    詳解不同級(jí)封裝的工藝流程

    在本系列第七篇文章中,介紹了級(jí)封裝的基本流程。本篇文章將側(cè)重介紹不同級(jí)封裝方法所涉及的各
    的頭像 發(fā)表于 08-21 15:10 ?3002次閱讀
    詳解不同<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b>封裝的工藝流程