99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

【硬見小百科】PCB疊層設計需要注意這8件事

云創(chuàng)硬見 ? 2019-09-10 19:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群



在設計PCB(印制電路板)時,需要考慮的一個最基本的問題就是實現(xiàn)電路要求的功能需要多少個布線層、接地平面和電源平面,而印制電路板的布線層、接地平面和電源平面的層數(shù)的確定與電路功能、信號完整性、EMI、EMC、制造成本等要求有關。對于大多數(shù)的設計,PCB的性能要求、目標成本、制造技術和系統(tǒng)的復雜程度等因素存在許多相互沖突的要求,PCB的疊層設計通常是在考慮各方面的因素后折中決定的。高速數(shù)字電路射頻電路通常采用多層板設計。

下面列出了層疊設計要注意的8個原則1.分層在多層PCB中,通常包含有信號層(S)、電源(P)平面和接地(GND)平面。電源平面和接地平面通常是沒有分割的實體平面,它們將為相鄰信號走線的電流提供一個好的低阻抗的電流返回路徑。信號層大部分位于這些電源或地參考平面層之間,構成對稱帶狀線或非對稱帶狀線。多層PCB的頂層和底層通常用于放置元器件和少量走線,這些信號走線要求不能太長,以減少走線產生的直接輻射。2.確定單電源參考平面(電源平面)使用去耦電容是解決電源完整性的一個重要措施。去耦電容只能放置在PCB的頂層和底層。去耦電容的走線、焊盤,以及過孔將嚴重影響去耦電容的效果,這就要求設計時必須考慮連接去耦電容的走線應盡量短而寬,連接到過孔的導線也應盡量短。例如,在一個高速數(shù)字電路中,可以將去耦電容放置在PCB的頂層,將第2層分配給高速數(shù)字電路(如處理器)作為電源層,將第3層作為信號層,將第4層設置成高速數(shù)字電路。此外,要盡量保證由同一個高速數(shù)字器件所驅動的信號走線以同樣的電源層作為參考平面,而且此電源層為高速數(shù)字器件的供電電源層。3.確定多電源參考平面

多電源參考平面將被分割成幾個電壓不同的實體區(qū)域。如果緊靠多電源層的是信號層,那么其附近的信號層上的信號電流將會遭遇不理想的返回路徑,使返回路徑上出現(xiàn)縫隙。對于高速數(shù)字信號,這種不合理的返回路徑設計可能會帶來嚴重的問題,所以要求高速數(shù)字信號布線應該遠離多電源參考平面。

4.確定多個接地參考平面(接地平面)
多個接地參考平面(接地層)可以提供一個好的低阻抗的電流返回路徑,可以減小共模EMl。接地平面和電源平面應該緊密耦合,信號層也應該和鄰近的參考平面緊密耦合。減少層與層之間的介質厚度可以達到這個目的。5.合理設計布線組合

一個信號路徑所跨越的兩個層稱為一個“布線組合”。最好的布線組合設計是避免返回電流從一個參考平面流到另一個參考平面,而是從一個參考平面的一個點(面)流到另一個點(面)。而為了完成復雜的布線,走線的層間轉換是不可避免的。在信號層間轉換時,要保證返回電流可以順利地從一個參考平面流到另一個參考平面。在一個設計中,把鄰近層作為一個布線組合是合理的。如果一個信號路徑需要跨越多個層,將其作為一個布線組合通常不是合理的設計,因為一個經過多層的路徑對于返回電流而言是不通暢的。雖然可以通過在過孔附近放置去耦電容或者減小參考平面間的介質厚度等來減小地彈,但也非一個好的設計。

6.設定布線方向在同一信號層上,應保證大多數(shù)布線的方向是一致的,同時應與相鄰信號層的布線方向正交。例如,可以將一個信號層的布線方向設為"Y軸”走向,而將另一個相鄰的信號層布線方向設為“X軸”走向。7.采用偶數(shù)層結構

從所設計的PCB疊層可以發(fā)現(xiàn),經典的疊層設計幾乎全部是偶數(shù)層的,而不是奇數(shù)層的,這種現(xiàn)象是由多種因素造成的,如下所示。

從印制電路板的制造工藝可以了解到,電路板中的所有導電層在芯層上,芯層的材料一般是雙面覆板,當全面利用芯層時,印制電路板的導電層數(shù)就為偶數(shù)。偶數(shù)層印制電路板具有成本優(yōu)勢。由于少一層介質和覆銅,故奇數(shù)層印制電路板原材料的成本略低于偶數(shù)層的印制電路板的成本。但因為奇數(shù)層印制電路板需要在芯層結構工藝的基礎上增加非標準的層疊芯層黏合工藝,故造成奇數(shù)層印制電路板的加工成本明顯高于偶數(shù)層印制電路板。與普通芯層結構相比,在芯層結構外添加覆銅將會導致生產效率下降,生產周期延長。在層壓黏合以前,外面的芯層還需要附加的工藝處理,這增加了外層被劃傷和錯誤蝕刻的風險。增加的外層處理將會大幅度提高制造成本。當印制電路板在多層電路黏合工藝后,其內層和外層在冷卻時,不同的層壓張力會使印制電路板上產生不同程度上的彎曲。而且隨著電路板厚度的增加,具有兩個不同結構的復合印制電路板彎曲的風險就越大。奇數(shù)層電路板容易彎曲,偶數(shù)層印制電路板可以避免電路板彎曲。在設計時,如果出現(xiàn)了奇數(shù)層的疊層,可以采用下面的方法來增加層數(shù)。如果設計印制電路板的電源層為偶數(shù)而信號層為奇數(shù),則可采用增加信號層的方法。增加的信號層不會導致成本的增加,反而可以縮短加工時間、改善印制電路板質量。如果設計印制電路板的電源層為奇數(shù)而信號層為偶數(shù),則可采用增加電源層這種方法。而另一個簡單的方法是在不改變其他設置的情況下在層疊中間加一個接地層,即先按奇數(shù)層印制電路板布線,再在中間復制一個接地層。微波電路和混合介質(介質有不同介電常數(shù))電路中,可以在接近印制電路板層疊中央增加一個空白信號層,這樣可以最小化層疊不平衡性。8.成本考慮
在制造成本上,在具有相同的PCB面積的情況下,多層電路板的成本肯定比單層和雙層電路板高,而且層數(shù)越多,成本越高。但在考慮實現(xiàn)電路功能和電路板小型化,保證信號完整性、EMl、EMC 等性能指標等因素時,應盡量使用多層電路板。綜合評價,多層電路板與單雙層電路板兩者的成本差異并不會比預期的高很多。

版權聲明:本文來源于與非網,如有侵權,請您聯(lián)系小編,我們將盡快刪除,謝謝!

關于云創(chuàng)硬見

云創(chuàng)硬見是國內最具特色的電子工程師社區(qū),融合了行業(yè)資訊、社群互動、培訓學習、活動交流、設計與制造分包等服務,以開放式硬件創(chuàng)新技術交流和培訓服務為核心,連接了超過30萬工程師和產業(yè)鏈上下游企業(yè),聚焦電子行業(yè)的科技創(chuàng)新,聚合最值得關注的產業(yè)鏈資源, 致力于為百萬工程師和創(chuàng)新創(chuàng)業(yè)型企業(yè)打造一站式公共設計與制造服務平臺。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    396

    文章

    4802

    瀏覽量

    90487
  • 可制造性設計

    關注

    10

    文章

    2065

    瀏覽量

    16084
  • 華秋DFM
    +關注

    關注

    20

    文章

    3504

    瀏覽量

    5491
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何為EMC設計選擇PCB結構

    在設計電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時,結構的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?1065次閱讀
    如何為EMC設計選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結構

    Allegro Skill工藝輔助之導入模板

    PCB設計中,導入模板能夠確保設計的標準化和規(guī)范化,避免因手動設置參數(shù)而可能出現(xiàn)的錯誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?1138次閱讀
    Allegro Skill工藝輔助之導入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    刷知識也能上癮,活力百科對年輕人做了什么?

    放下短視頻刷起了百科,誰悄悄改寫了年輕人的內容消費習慣?
    的頭像 發(fā)表于 07-09 10:09 ?344次閱讀
    刷知識也能上癮,活力<b class='flag-5'>百科</b>對年輕人做了什么?

    PCB設計避坑指南

    每次PCB設計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結構。當你的設計從實驗室小批量轉到批量生產時,是否遇到過信號
    的頭像 發(fā)表于 06-25 07:36 ?1759次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計避坑指南

    PCB設計避坑指南

    每次PCB設計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB結構 。 當你的設計從實驗室小批量轉到批量生產時,是否遇到
    發(fā)表于 06-24 20:09

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設計中,多層板的設計直接影響信號完整性、電源分配和EMC性能。合理的結構不僅能提升電路板的可靠性,還能優(yōu)化生產成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?220次閱讀

    穩(wěn)壓器在安裝接線前需要注意哪些

    穩(wěn)壓器是一種非常重要的電氣設備,它可以有效地解決電壓不穩(wěn)定、波動過大等問題,保證設備的正常運行,然而,穩(wěn)壓器接線并非簡單地將線接好就行,而是需要注意一些事項,以確保其能夠安全、有效地發(fā)揮應有的作用,下面小編來說說穩(wěn)壓器在安裝接線前需要注意哪些。
    的頭像 發(fā)表于 04-03 15:20 ?291次閱讀
    穩(wěn)壓器在安裝接線前<b class='flag-5'>需要注意</b>哪些

    百科啟動“繁星計劃”

    近日,百科攜手中國科協(xié)、中國科學院大學共同舉辦了史記2024·科學百科100詞發(fā)布會,并在此盛會上正式啟動了“繁星計劃”。這一計劃的核心目標在于利用前沿的AI技術,包括數(shù)字人、智能體等,以及
    的頭像 發(fā)表于 12-31 10:26 ?722次閱讀

    做16位AD轉換中,在PCB布線時候需要注意哪些事項?

    在做16位AD轉換中 在PCB布線時候需要注意哪些事項
    發(fā)表于 12-12 06:37

    半導體術語小百科

    面對半導體行業(yè)的高速發(fā)展,掌握核心術語不僅是行業(yè)人的基本功,更是溝通無礙的關鍵。無論你是剛入行的新手,還是經驗豐富的達人,這份“半導體術語小百科”將帶你走進從硅到微芯片、從前端到后端的每一環(huán)節(jié)。
    的頭像 發(fā)表于 11-20 11:39 ?1290次閱讀

    請問TAS5558與TAS5548在應用上有哪些需要注意呢?

    就都不工作了,晶振也不起振,PurePath也找不到芯片。 請問TAS5558與TAS5548在應用上有哪些需要注意呢。
    發(fā)表于 10-22 07:15

    選購邊緣計算網關時需要注意什么

    選購邊緣計算網關時需要注意的幾個關鍵方面: 1. 性能與處理能力 首先,邊緣計算網關的性能和處理能力是核心考量因素。包括CPU的處理速度、內存大小、存儲容量以及是否支持高性能的GPU或FPGA等加速單元。根據應用場景的不同
    的頭像 發(fā)表于 09-30 14:39 ?524次閱讀
    選購邊緣計算網關時<b class='flag-5'>需要注意</b>什么

    bnc公頭注塑需要注意什么

    德索工程師說道在BNC公頭注塑過程中,需要注意多個方面以確保產品的質量和生產效率。以下是對這一過程中關鍵注意事項的詳細闡述:   材料選擇:根據BNC公頭的使用環(huán)境和性能要求,選擇合適的注塑
    的頭像 發(fā)表于 08-22 08:53 ?544次閱讀
    bnc公頭注塑<b class='flag-5'>需要注意</b>什么

    共模電感選型參數(shù)需要注意哪些

    電子發(fā)燒友網站提供《共模電感選型參數(shù)需要注意哪些.docx》資料免費下載
    發(fā)表于 07-30 14:23 ?0次下載

    為什么做一件事或者學習FPGA每隔一段時間就會感覺遇到瓶頸呢?

    做一件事或者學習每隔一段時間就會感覺遇到瓶頸
    發(fā)表于 07-30 08:59