99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

3D封裝成半導(dǎo)體巨頭發(fā)展重點 封裝技術(shù)在臺積電技術(shù)版圖中的重要性已越來越突出

半導(dǎo)體動態(tài) ? 來源:工程師吳畏 ? 2019-08-21 16:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,全球第二大晶圓代工廠格芯(GlobalFoundries)宣布,采用12nm FinFET工藝,成功流片了基于ARM架構(gòu)的高性能3D封裝芯片。這意味著格芯亦投身于3D封裝領(lǐng)域,將與英特爾、臺積電等公司一道競爭異構(gòu)計算時代的技術(shù)主動權(quán)。

放棄7nm 格芯轉(zhuǎn)攻3D封裝

據(jù)報道,格芯攜手ARM公司驗證了3D設(shè)計測試(DFT)方法,可以在芯片上集成多種節(jié)點技術(shù),優(yōu)化邏輯電路、內(nèi)存帶寬和射頻性能,可向用戶提供更多差異化的解決方案。格芯平臺首席技術(shù)專家John Pellerin表示:“在大數(shù)據(jù)與認知計算時代,先進封裝的作用遠甚以往。AI的使用與高吞吐量節(jié)能互連的需求,正通過先進封裝技術(shù)推動加速器的增長?!?/p>

隨著運算的復(fù)雜化,異構(gòu)計算大行其道,更多不同類型的芯片需要被集成在一起,而依靠縮小線寬的辦法已經(jīng)無法同時滿足性能、功耗、面積以及信號傳輸速度等多方面的要求。在此情況下,越來越多的半導(dǎo)體廠商開始把注意力放在系統(tǒng)集成層面,通過封裝技術(shù)尋求解決方案。這使得3D封裝成為當前國際上幾大主流半導(dǎo)體晶圓制造廠商重點發(fā)展的技術(shù)。

雖然格芯在去年宣布放棄繼續(xù)在7nm以及更加先進的制造工藝方向的研發(fā),但這并不意味著其在新技術(shù)上再也無所作為。此次在3D封裝技術(shù)上的發(fā)力,正是格芯在大趨勢下所做出的努力,其新開發(fā)的3D封裝解決方案不僅可為IC設(shè)計公司提供異構(gòu)邏輯和邏輯/內(nèi)存集成途徑,還可以優(yōu)化生產(chǎn)節(jié)點制造,從而實現(xiàn)更低延遲、更高帶寬和更小特征尺寸。

3D封裝成半導(dǎo)體巨頭發(fā)展重點

同為半導(dǎo)體巨頭的英特爾、臺積電在3D封裝上投入更早,投入的精力也更大。去年年底,英特爾在其“架構(gòu)日”上首次推出全球第一款3D封裝技術(shù)Foveros,在此后不久召開的CES2019大展上展出了采用Foveros技術(shù)封裝而成的Lakefield芯片。根據(jù)英特爾的介紹,該項技術(shù)的最大特點是可以在邏輯芯片上垂直堆疊另外一顆邏輯芯片,實現(xiàn)了真正意義上的3D堆疊。

而在日前召開的SEMICON West大會上,英特爾再次推出了一項新的封裝技術(shù)Co-EMIB。這是一個將EMIB和Foveros技術(shù)相結(jié)合的創(chuàng)新應(yīng)用。它能夠讓兩個或多個Foveros元件互連,并且基本達到單芯片的性能水準。設(shè)計人員也能夠利用Co-EMIB技術(shù)實現(xiàn)高帶寬和低功耗的連接模擬器、內(nèi)存和其他模塊。

臺積電在3D封裝上的投入也很早。業(yè)界有一種說法,正是因為臺積電對先進封裝技術(shù)的重視,才使其在與三星的競爭中占得優(yōu)勢,獲得了蘋果的訂單。無論這個說法是否為真,封裝技術(shù)在臺積電技術(shù)版圖中的重要性已越來越突出。

在日前舉辦的2019中國技術(shù)論壇(TSMC2019 Technology Symposium)上,臺積電集中展示了從CoWoS、InFO的2.5D封裝到SoIC的3D封裝技術(shù)。CoWoS和InFO采用硅中介層把芯片封裝到硅載片上,并使用硅載片上的高密度走線進行互連,從而實現(xiàn)亞3D級別的芯片堆疊效果。SoIC則是臺積電主推的3D封裝技術(shù),它通過晶圓對晶圓(Wafer-on-wafer)的鍵合方式,可以將不同尺寸、制程技術(shù)及材料的小芯片堆疊在一起。相較2.5D封裝方案,SoIC的凸塊密度更高,傳輸速度更快,功耗更低。

對此,半導(dǎo)體專家莫大康表示,半導(dǎo)體廠商希望基于封裝技術(shù)(而非前道制造工藝),將不同類型的芯片和小芯片集成在一起,從而接近甚至是達到系統(tǒng)級單芯片(SoC)的性能。這在異構(gòu)計算時代,面對多種不同類型的芯片集成需求,是一種非常有效的解決方案。

封裝子系統(tǒng)“IP”或?qū)⒊哨厔葜?/p>

產(chǎn)品功能、成本與上市時間是半導(dǎo)體公司關(guān)注的最主要因素。隨著需求的不斷增加,如果非要把所有電路都集成在一顆芯片之上,必然導(dǎo)致芯片的面積過大,同時增加設(shè)計成本和工藝復(fù)雜度,延長產(chǎn)品周期,因此會增大制造工藝復(fù)雜度,也會讓制造成本越來越高。這也是異構(gòu)計算時代,人們面臨的主要挑戰(zhàn)。因此,從技術(shù)趨勢來看,主流半導(dǎo)體公司依托3D封裝技術(shù),可以對復(fù)雜的系統(tǒng)級芯片加以實現(xiàn)。

根據(jù)莫大康的介紹,人們還在探索采用多芯片異構(gòu)集成的方式把一顆復(fù)雜的芯片分解成若干個子系統(tǒng),其中一些子系統(tǒng)可以實現(xiàn)標準化,然后就像IP核一樣把它們封裝在一起。這或許成為未來芯片制造的一個發(fā)展方向。當然,這種方式目前并非沒有障礙。首先是散熱問題。芯片的堆疊會讓散熱問題變得更加棘手,設(shè)計人員需要更加精心地考慮系統(tǒng)的結(jié)構(gòu),以適應(yīng)、調(diào)整各個熱點。

更進一步,這將影響到整個系統(tǒng)的架構(gòu)設(shè)計,不僅涉及物理架構(gòu),也有可能會影響到芯片的設(shè)計架構(gòu)。此外,測試也是一個挑戰(zhàn)。可以想象在一個封裝好的芯片組中,即使每一顆小芯片都能正常工作,也很難保證集成在一起的系統(tǒng)級芯片保持正常。對其進行正確測試需要花費更大功夫,這需要從最初EDA的工具,到仿真、制造以及封裝各個環(huán)節(jié)的協(xié)同努力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28919

    瀏覽量

    238210
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15888

    瀏覽量

    182365
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5755

    瀏覽量

    169855
  • 3D封裝
    +關(guān)注

    關(guān)注

    9

    文章

    141

    瀏覽量

    27807
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    看點:臺在美建兩座先進封裝廠 博通十億美元半導(dǎo)體工廠談判破裂

    兩座先進的封裝工廠將分別用于導(dǎo)入?3D 垂直集成的SoIC工藝和 CoPoS?面板級大規(guī)模 2.5D 集成技術(shù)。 據(jù)悉臺
    的頭像 發(fā)表于 07-15 11:38 ?498次閱讀

    3D封裝與系統(tǒng)級封裝的背景體系解析介紹

    3D封裝與系統(tǒng)級封裝概述 一、引言:先進封裝技術(shù)的演進背景 隨著摩爾定律逐漸逼近物理極限,半導(dǎo)體
    的頭像 發(fā)表于 03-22 09:42 ?928次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>與系統(tǒng)級<b class='flag-5'>封裝</b>的背景體系解析介紹

    高密度3-D封裝技術(shù)全解析

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,芯片集成度和性能要求日益提升。傳統(tǒng)的二維封裝技術(shù)已經(jīng)難以滿足現(xiàn)代電子產(chǎn)品的需求,因此,高密度
    的頭像 發(fā)表于 02-13 11:34 ?846次閱讀
    高密度<b class='flag-5'>3-D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>全解析

    芯片3D堆疊封裝:開啟高性能封裝新時代!

    半導(dǎo)體行業(yè)的快速發(fā)展歷程中,芯片封裝技術(shù)始終扮演著至關(guān)重要的角色。隨著集成電路設(shè)計復(fù)雜度的不斷提升和終端應(yīng)用對性能、功耗、尺寸等多方面要求
    的頭像 發(fā)表于 02-11 10:53 ?1563次閱讀
    芯片<b class='flag-5'>3D</b>堆疊<b class='flag-5'>封裝</b>:開啟高性能<b class='flag-5'>封裝</b>新時代!

    2.5D3D封裝技術(shù)介紹

    。 2.5D封裝將die拉近,并通過硅中介連接。3D封裝實際上采用2.5D封裝,進一步垂直堆疊d
    的頭像 發(fā)表于 01-14 10:41 ?1596次閱讀
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>介紹

    技術(shù)前沿:半導(dǎo)體先進封裝從2D3D的關(guān)鍵

    技術(shù)前沿:半導(dǎo)體先進封裝從2D3D的關(guān)鍵 半導(dǎo)體分類 集成電路封測
    的頭像 發(fā)表于 01-07 09:08 ?1692次閱讀
    <b class='flag-5'>技術(shù)</b>前沿:<b class='flag-5'>半導(dǎo)體</b>先進<b class='flag-5'>封裝</b>從2<b class='flag-5'>D</b>到<b class='flag-5'>3D</b>的關(guān)鍵

    倒裝封裝(Flip Chip)工藝:半導(dǎo)體封裝的璀璨明星!

    半導(dǎo)體技術(shù)的快速發(fā)展中,封裝技術(shù)作為連接芯片與外部世界的橋梁,其重要性不言而喻。其中,倒裝
    的頭像 發(fā)表于 01-03 12:56 ?3094次閱讀
    倒裝<b class='flag-5'>封裝</b>(Flip Chip)工藝:<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>封裝</b>的璀璨明星!

    CoWoS封裝A1技術(shù)介紹

    進步,先進封裝行業(yè)的未來非?;钴S。簡要回顧一下,目前有四大類先進封裝。 3D = 有源硅堆疊在有源硅上——最著名的形式是利用臺的 SoI
    的頭像 發(fā)表于 12-21 15:33 ?2630次閱讀
    臺<b class='flag-5'>積</b><b class='flag-5'>電</b>CoWoS<b class='flag-5'>封裝</b>A1<b class='flag-5'>技術(shù)</b>介紹

    技術(shù)資訊 | 2.5D3D 封裝

    本文要點在提升電子設(shè)備性能方面,2.5D3D半導(dǎo)體封裝技術(shù)至關(guān)重要。這兩種解決方案都在不同程度
    的頭像 發(fā)表于 12-07 01:05 ?1317次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 | 2.5<b class='flag-5'>D</b> 與 <b class='flag-5'>3D</b> <b class='flag-5'>封裝</b>

    一文理解2.5D3D封裝技術(shù)

    隨著半導(dǎo)體行業(yè)的快速發(fā)展,先進封裝技術(shù)成為了提升芯片性能和功能密度的關(guān)鍵。近年來,作為2.5D3D
    的頭像 發(fā)表于 11-11 11:21 ?3541次閱讀
    一文理解2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>

    先進封裝技術(shù)趨勢

    半導(dǎo)體封裝已從傳統(tǒng)的 1D PCB 設(shè)計發(fā)展到晶圓級的尖端 3D 混合鍵合。這一進步允許互連間距在個位數(shù)微米范圍內(nèi),帶寬高達 1000 GB
    的頭像 發(fā)表于 11-05 11:22 ?797次閱讀
    先進<b class='flag-5'>封裝</b>的<b class='flag-5'>技術(shù)</b>趨勢

    半導(dǎo)體封裝技術(shù)的類型和區(qū)別

    半導(dǎo)體封裝技術(shù)是將半導(dǎo)體集成電路芯片用特定的外殼進行封裝,以保護芯片、增強導(dǎo)熱性能,并實現(xiàn)芯片內(nèi)部與外部電路的連接和通信。隨著
    的頭像 發(fā)表于 10-18 18:06 ?3285次閱讀

    led封裝半導(dǎo)體封裝的區(qū)別

    1. 引言 隨著電子技術(shù)的快速發(fā)展,半導(dǎo)體器件在各個領(lǐng)域的應(yīng)用越來越廣泛。為了保護半導(dǎo)體芯片免受物理損傷、化學(xué)腐蝕和環(huán)境影響,
    的頭像 發(fā)表于 10-17 09:09 ?2243次閱讀

    混合鍵合技術(shù):開啟3D芯片封裝新篇章

    Bonding)技術(shù)應(yīng)運而生,并迅速成為3D芯片封裝領(lǐng)域的核心驅(qū)動力。本文將深入探討混合鍵合技術(shù)3D芯片
    的頭像 發(fā)表于 08-26 10:41 ?1661次閱讀
    混合鍵合<b class='flag-5'>技術(shù)</b>:開啟<b class='flag-5'>3D</b>芯片<b class='flag-5'>封裝</b>新篇章

    3D封裝熱設(shè)計:挑戰(zhàn)與機遇并存

    隨著半導(dǎo)體技術(shù)的不斷發(fā)展,芯片封裝技術(shù)也在持續(xù)進步。目前,2D
    的頭像 發(fā)表于 07-25 09:46 ?2102次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>熱設(shè)計:挑戰(zhàn)與機遇并存