99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高頻PCB布線(xiàn)如何快速布線(xiàn)

GLeX_murata_eet ? 來(lái)源:ct ? 2019-08-20 15:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果數(shù)字邏輯電路的頻率達(dá)到或者超過(guò)45MHZ~50MHZ,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)電子系統(tǒng)一定的份量(比如說(shuō)1/3),通常就稱(chēng)為高頻電路。高頻電路設(shè)計(jì)是一個(gè)非常復(fù)雜的設(shè)計(jì)過(guò)程,其布線(xiàn)對(duì)整個(gè)設(shè)計(jì)至關(guān)重要!

【第一招】多層板布線(xiàn)

高頻電路往往集成度較高,布線(xiàn)密度大,采用多層板既是布線(xiàn)所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來(lái)設(shè)置屏蔽,更好地實(shí)現(xiàn)就近接地,并有效地降低寄生電感和縮短信號(hào)的傳輸長(zhǎng)度,同時(shí)還能大幅度地降低信號(hào)的交叉干擾等,所有這些方法都對(duì)高頻電路的可靠性有利。

有資料顯示,同種材料時(shí),四層板要比雙面板的噪聲低20dB。但是,同時(shí)也存在一個(gè)問(wèn)題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們?cè)谶M(jìn)行PCB Layout時(shí),除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線(xiàn)規(guī)則來(lái)完成設(shè)計(jì)。

【第二招】高速電子器件管腳間的引線(xiàn)彎折越少越好

高頻電路布線(xiàn)的引線(xiàn)最好采用全直線(xiàn),需要轉(zhuǎn)折,可用45度折線(xiàn)或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿(mǎn)足這一要求卻可以減少高頻信號(hào)對(duì)外的發(fā)射和相互間的耦合。

【第三招】高頻電路器件管腳間的引線(xiàn)越短越好

信號(hào)的輻射強(qiáng)度是和信號(hào)線(xiàn)的走線(xiàn)長(zhǎng)度成正比的,高頻的信號(hào)引線(xiàn)越長(zhǎng),它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線(xiàn)、USB線(xiàn)、HDMI線(xiàn)等高頻信號(hào)線(xiàn)都是要求盡可能的走線(xiàn)越短越好。

【第四招】高頻電路器件管腳間的引線(xiàn)層間交替越少越好

所謂“引線(xiàn)的層間交替越少越好”是指元件連接過(guò)程中所用的過(guò)孔(Via)越少越好。據(jù)側(cè),一個(gè)過(guò)孔可帶來(lái)約0.5pF的分布電容,減少過(guò)孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯(cuò)的可能性。

【第五招】注意信號(hào)線(xiàn)近距離平行走線(xiàn)引入的“串?dāng)_”

高頻電路布線(xiàn)要注意信號(hào)線(xiàn)近距離平行走線(xiàn)所引入的“串?dāng)_”,串?dāng)_是指沒(méi)有直接連接的信號(hào)線(xiàn)之間的耦合現(xiàn)象。由于高頻信號(hào)沿著傳輸線(xiàn)是以電磁波的形式傳輸?shù)模盘?hào)線(xiàn)會(huì)起到天線(xiàn)的作用,電磁場(chǎng)的能量會(huì)在傳輸線(xiàn)的周?chē)l(fā)射,信號(hào)之間由于電磁場(chǎng)的相互耦合而產(chǎn)生的不期望的噪聲信號(hào)稱(chēng)為串?dāng)_(Crosstalk)。

PCB板層的參數(shù)、信號(hào)線(xiàn)的間距、驅(qū)動(dòng)端和接收端的電氣特性以及信號(hào)線(xiàn)端接方式對(duì)串?dāng)_都有一定的影響。所以為了減少高頻信號(hào)的串?dāng)_,在布線(xiàn)的時(shí)候要求盡可能的做到以下幾點(diǎn):

在布線(xiàn)空間允許的條件下,在串?dāng)_較嚴(yán)重的兩條線(xiàn)之間插入一條地線(xiàn)或地平面,可以起到隔離的作用而減少串?dāng)_。

當(dāng)信號(hào)線(xiàn)周?chē)目臻g本身就存在時(shí)變的電磁場(chǎng)時(shí),若無(wú)法避免平行分布,可在平行信號(hào)線(xiàn)的反面布置大面積“地”來(lái)大幅減少干擾。

在布線(xiàn)空間許可的前提下,加大相鄰信號(hào)線(xiàn)間的間距,減小信號(hào)線(xiàn)的平行長(zhǎng)度,時(shí)鐘線(xiàn)盡量與關(guān)鍵信號(hào)線(xiàn)垂直而不要平行。

如果同一層內(nèi)的平行走線(xiàn)幾乎無(wú)法避免,在相鄰兩個(gè)層,走線(xiàn)的方向務(wù)必卻為相互垂直。

數(shù)字電路中,通常的時(shí)鐘信號(hào)都是邊沿變化快的信號(hào),對(duì)外串?dāng)_大。所以在設(shè)計(jì)中,時(shí)鐘線(xiàn)宜用地線(xiàn)包圍起來(lái)并多打地線(xiàn)孔來(lái)減少分布電容,從而減少串?dāng)_。

對(duì)高頻信號(hào)時(shí)鐘盡量使用低電壓差分時(shí)鐘信號(hào)并包地方式,需要注意包地打孔的完整性。

閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號(hào)回路中也是地),因?yàn)閼铱盏木€(xiàn)有可能等效于發(fā)射天線(xiàn),接地就能抑制發(fā)射。實(shí)踐證明,用這種辦法消除串?dāng)_有時(shí)能立即見(jiàn)效。

【第六招】集成電路塊的電源引腳增加高頻退藕電容

每個(gè)集成電路塊的電源引腳就近增一個(gè)高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

【第七招】高頻數(shù)字信號(hào)的地線(xiàn)和模擬信號(hào)地線(xiàn)做隔離

模擬地線(xiàn)、數(shù)字地線(xiàn)等接往公共地線(xiàn)時(shí)要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點(diǎn)互聯(lián)。高頻數(shù)字信號(hào)的地線(xiàn)的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數(shù)字信號(hào)的地線(xiàn)還常常帶有非常豐富的高頻信號(hào)的諧波分量,當(dāng)直接連接數(shù)字信號(hào)地線(xiàn)和模擬信號(hào)地線(xiàn)時(shí),高頻信號(hào)的諧波就會(huì)通過(guò)地線(xiàn)耦合的方式對(duì)模擬信號(hào)進(jìn)行干擾。

所以通常情況下,對(duì)高頻數(shù)字信號(hào)的地線(xiàn)和模擬信號(hào)的地線(xiàn)是要做隔離的,可以采用在合適位置單點(diǎn)互聯(lián)的方式,或者采用高頻扼流磁珠互聯(lián)的方式。

【第八招】避免走線(xiàn)形成的環(huán)路

各類(lèi)高頻信號(hào)走線(xiàn)盡量不要形成環(huán)路,若無(wú)法避免則應(yīng)使環(huán)路面積盡量小。

【第九招】必須保證良好的信號(hào)阻抗匹配

信號(hào)在傳輸?shù)倪^(guò)程中,當(dāng)阻抗不匹配的時(shí)候,信號(hào)就會(huì)在傳輸通道中發(fā)生信號(hào)的反射,反射會(huì)使合成信號(hào)形成過(guò)沖,導(dǎo)致信號(hào)在邏輯門(mén)限附近波動(dòng)。

消除反射的根本辦法是使傳輸信號(hào)的阻抗良好匹配,由于負(fù)載阻抗與傳輸線(xiàn)的特性阻抗相差越大反射也越大,所以應(yīng)盡可能使信號(hào)傳輸線(xiàn)的特性阻抗與負(fù)載阻抗相等。同時(shí)還要注意PCB上的傳輸線(xiàn)不能出現(xiàn)突變或拐角,盡量保持傳輸線(xiàn)各點(diǎn)阻抗連續(xù),否則在傳輸線(xiàn)各段之間也將會(huì)出現(xiàn)反射。這就要求在進(jìn)行高速PCB布線(xiàn)時(shí),必須要遵守以下布線(xiàn)規(guī)則:

USB布線(xiàn)規(guī)則:要求USB信號(hào)差分走線(xiàn),線(xiàn)寬10mil,線(xiàn)距6mil,地線(xiàn)和信號(hào)線(xiàn)距6mil。

HDMI布線(xiàn)規(guī)則:要求HDMI信號(hào)差分走線(xiàn),線(xiàn)寬10mil,線(xiàn)距6mil,每?jī)山MHDMI差分信號(hào)對(duì)的間距超過(guò)20mil。

LVDS布線(xiàn)規(guī)則要求LVDS信號(hào)差分走線(xiàn),線(xiàn)寬7mil,線(xiàn)距6mil,目的是控制HDMI的差分信號(hào)對(duì)阻抗為100+-15%歐姆DDR布線(xiàn)規(guī)則。DDR1走線(xiàn)要求信號(hào)盡量不走過(guò)孔,信號(hào)線(xiàn)等寬,線(xiàn)與線(xiàn)等距,走線(xiàn)必須滿(mǎn)足2W原則,以減少信號(hào)間的串?dāng)_,對(duì)DDR2及以上的高速器件,還要求高頻數(shù)據(jù)走線(xiàn)等長(zhǎng),以保證信號(hào)的阻抗匹配。

【第十招】保持信號(hào)傳輸?shù)耐暾?/p>

保持信號(hào)傳輸?shù)耐暾?,防止由于地線(xiàn)分割引起的“地彈現(xiàn)象”。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23489

    瀏覽量

    409617
  • PCB布線(xiàn)
    +關(guān)注

    關(guān)注

    22

    文章

    472

    瀏覽量

    42740

原文標(biāo)題:高頻PCB布線(xiàn)的十大“絕招”

文章出處:【微信號(hào):murata-eetrend,微信公眾號(hào):murata-eetrend】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    超強(qiáng)超全布線(xiàn)經(jīng)驗(yàn)教程大全

    第一篇 PCB布線(xiàn)PCB設(shè)計(jì)中,布線(xiàn)是完成產(chǎn)品設(shè)計(jì)的重要步驟,可以說(shuō)前面的準(zhǔn)備工作都是為它而做的, 在整個(gè)PCB中,以布 線(xiàn)的設(shè)計(jì)過(guò)程限
    發(fā)表于 05-29 14:38

    高速PCB布局/布線(xiàn)的原則

    目錄:一、布線(xiàn)的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線(xiàn)層規(guī)則6、1/4波長(zhǎng)規(guī)則7、芯片引腳布線(xiàn)二、信號(hào)走線(xiàn)下方添加公共接地
    的頭像 發(fā)表于 05-28 19:34 ?1178次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線(xiàn)</b>的原則

    Allegro Skill布線(xiàn)功能之切線(xiàn)、切銅、連接布線(xiàn)介紹

    FanySkill的“切線(xiàn)/截銅”功能為PCB設(shè)計(jì)提供了高效的線(xiàn)路調(diào)整方案,可截?cái)嘧呔€(xiàn)或鋪銅和恢復(fù)走線(xiàn)連接。當(dāng)需要微調(diào)已完成布線(xiàn)的器件位置時(shí),傳統(tǒng)方法直接移動(dòng)會(huì)導(dǎo)致布線(xiàn)混亂,而使用該功能可先精準(zhǔn)截?cái)?/div>
    的頭像 發(fā)表于 05-26 11:45 ?789次閱讀
    Allegro Skill<b class='flag-5'>布線(xiàn)</b>功能之切線(xiàn)、切銅、連接<b class='flag-5'>布線(xiàn)</b>介紹

    時(shí)源芯微 PCB 布線(xiàn)規(guī)則詳解

    PCB 布線(xiàn)規(guī)則詳解 走線(xiàn)方向控制規(guī)則 相鄰布線(xiàn)層的走線(xiàn)方向應(yīng)采用正交結(jié)構(gòu),避免不同信號(hào)線(xiàn)在相鄰層沿同一方向走線(xiàn),以此降低不必要的層間串?dāng)_。若因 PCB 板結(jié)構(gòu)限制(例如部分背板)難以
    的頭像 發(fā)表于 05-20 16:28 ?325次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線(xiàn)策略

    高層數(shù) PCB布線(xiàn)策略豐富多樣,具體取決于 PCB 的功能。這類(lèi)電路板可能涉及多種不同類(lèi)型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從布線(xiàn)規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?627次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線(xiàn)</b>策略

    如何布線(xiàn)才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    降低ESD風(fēng)險(xiǎn)的PCB布線(xiàn)與布局技巧。一、ESD路徑最短優(yōu)先原則ESD是一種高頻、瞬態(tài)干擾,它往往會(huì)選擇阻抗最小的路徑泄放。因此,在布線(xiàn)時(shí),必須確保ESD電流能快
    的頭像 發(fā)表于 04-25 09:43 ?275次閱讀
    如何<b class='flag-5'>布線(xiàn)</b>才能降低MDDESD風(fēng)險(xiǎn)?<b class='flag-5'>PCB</b>布局的抗干擾設(shè)計(jì)技巧

    PCBPCB 電路板布線(xiàn)設(shè)計(jì)

    電路板布線(xiàn)設(shè)計(jì)數(shù)字設(shè)計(jì)電路布局要達(dá)到良好效果,仔細(xì)布線(xiàn)是完成電路板設(shè)計(jì)重要關(guān)鍵。數(shù)字與模擬布線(xiàn)作法有相似處,本文將?述這兩種布線(xiàn)方式比較,另外討論旁路電容、電源供應(yīng)及接地
    發(fā)表于 03-12 13:36

    104條關(guān)于PCB布局布線(xiàn)的小技巧

    布局布線(xiàn)的基本的原則和技巧,才可以讓自己的設(shè)計(jì)完美無(wú)缺。 下面涵蓋了PCB布局布線(xiàn)的相關(guān)基本原理和設(shè)計(jì)技巧,以問(wèn)答形式解答了有關(guān)PCB布局布線(xiàn)
    的頭像 發(fā)表于 01-07 09:21 ?1095次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線(xiàn)</b>的小技巧

    了解TI基于PCB布線(xiàn)規(guī)則的DDR時(shí)序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線(xiàn)規(guī)則的DDR時(shí)序規(guī)范.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:47 ?3次下載
    了解TI基于<b class='flag-5'>PCB</b><b class='flag-5'>布線(xiàn)</b>規(guī)則的DDR時(shí)序規(guī)范

    在DSP上實(shí)現(xiàn)DDR2 PCB布局布線(xiàn)

    電子發(fā)燒友網(wǎng)站提供《在DSP上實(shí)現(xiàn)DDR2 PCB布局布線(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:16 ?3次下載
    在DSP上實(shí)現(xiàn)DDR2 <b class='flag-5'>PCB</b>布局<b class='flag-5'>布線(xiàn)</b>

    高頻電路布線(xiàn)有什么要求嗎

    高頻電路,以其高度集成化和密集布線(xiàn)的特質(zhì),對(duì)設(shè)計(jì)師提出了嚴(yán)峻挑戰(zhàn)。采用多層板布局,不僅是應(yīng)對(duì)這一挑戰(zhàn)的策略,更是優(yōu)化信號(hào)完整性、降低電磁干擾的智慧之舉。通過(guò)精心規(guī)劃印制板的層數(shù)與尺寸,設(shè)計(jì)師能夠在
    的頭像 發(fā)表于 09-25 16:23 ?723次閱讀

    AM62 PCB設(shè)計(jì)逃逸布線(xiàn)應(yīng)用說(shuō)明

    電子發(fā)燒友網(wǎng)站提供《AM62 PCB設(shè)計(jì)逃逸布線(xiàn)應(yīng)用說(shuō)明.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 09:58 ?0次下載
    AM62 <b class='flag-5'>PCB</b>設(shè)計(jì)逃逸<b class='flag-5'>布線(xiàn)</b>應(yīng)用說(shuō)明

    AM62x(AMC)PCB設(shè)計(jì)逃逸布線(xiàn)應(yīng)用說(shuō)明

    電子發(fā)燒友網(wǎng)站提供《AM62x(AMC)PCB設(shè)計(jì)逃逸布線(xiàn)應(yīng)用說(shuō)明.pdf》資料免費(fèi)下載
    發(fā)表于 09-10 09:57 ?0次下載
    AM62x(AMC)<b class='flag-5'>PCB</b>設(shè)計(jì)逃逸<b class='flag-5'>布線(xiàn)</b>應(yīng)用說(shuō)明

    AM62Px PCB設(shè)計(jì)迂回布線(xiàn)

    電子發(fā)燒友網(wǎng)站提供《AM62Px PCB設(shè)計(jì)迂回布線(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 08-29 10:08 ?0次下載
    AM62Px <b class='flag-5'>PCB</b>設(shè)計(jì)迂回<b class='flag-5'>布線(xiàn)</b>

    AM62x SiP PCB設(shè)計(jì)迂回布線(xiàn)

    電子發(fā)燒友網(wǎng)站提供《AM62x SiP PCB設(shè)計(jì)迂回布線(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 08-29 09:46 ?0次下載
    AM62x SiP <b class='flag-5'>PCB</b>設(shè)計(jì)迂回<b class='flag-5'>布線(xiàn)</b>