99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于CPLD的多DSP和FPCA芯片怎樣遠(yuǎn)程更新

PCB線路板打樣 ? 來源:互聯(lián)網(wǎng) ? 作者:互聯(lián)網(wǎng) ? 2019-11-13 17:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摘要:介紹了一種以CPLD為基礎(chǔ)的對(duì)多DSPFPCA芯片實(shí)現(xiàn)程序遠(yuǎn)程更新、加載的設(shè)計(jì)方法。詳細(xì)分析了軟硬件架構(gòu)及具體實(shí)施方案,對(duì)以DSP+FPCA為架構(gòu)的信號(hào)處理模塊實(shí)現(xiàn)遠(yuǎn)程更新、加載,有重要的使用價(jià)值。

關(guān)鍵詞:遠(yuǎn)程加載;CPLD;FPGA器件;DSP

隨著硬件技術(shù)的大力發(fā)展和加工丁藝技術(shù)的不斷提升,芯片技術(shù)日益成熟,軟件無線電技術(shù)得到廣泛應(yīng)用和迅猛發(fā)展。無線電系統(tǒng)在整體體系結(jié)構(gòu)上發(fā)生了重大變化,正沿著綜合化、模塊化、通用化和智能化的方向快速推進(jìn)。無線電系統(tǒng)將模塊化、標(biāo)準(zhǔn)化的硬件構(gòu)成基本平臺(tái),通過軟件加載技術(shù)來實(shí)現(xiàn)盡可能多的功能,為多種信號(hào)的功能綜合和互聯(lián)互通提供了技術(shù)保障。隨著模塊應(yīng)用靈活性要求的不斷增加,軟件維護(hù)及升級(jí)需求的日益迫切,給軟件加載技術(shù)提出了更高要求。本文提出了一種基于CPLD的多處理器遠(yuǎn)程加載管理設(shè)計(jì)應(yīng)用方案,系統(tǒng)實(shí)現(xiàn)了從遠(yuǎn)端下發(fā)命令字和更新數(shù)據(jù)即可完成模塊的程序更新升級(jí)和重新加載,實(shí)現(xiàn)軟件維護(hù)和模塊功能切換,滿足日益復(fù)雜的系統(tǒng)使用要求。

1 數(shù)字處理模塊

數(shù)字處理模塊主要完成基帶信號(hào)調(diào)制解調(diào)、RS編解碼算法實(shí)現(xiàn)、收發(fā)通道實(shí)時(shí)控制、導(dǎo)航算法實(shí)現(xiàn)、信息層的協(xié)議實(shí)現(xiàn)以及大量的數(shù)據(jù)融合算法實(shí)現(xiàn)等。硬件設(shè)計(jì)采用了FPGA+DSP的設(shè)計(jì)構(gòu)架,以1顆Altera公司的Stratix系列FPGA和4顆TI公司的DSP作為設(shè)計(jì)核心完成以上功能實(shí)現(xiàn),框圖如圖1所示。系統(tǒng)要求數(shù)字處理模塊要適應(yīng)系統(tǒng)通用化和智能化的設(shè)計(jì)要求,具備遠(yuǎn)程自動(dòng)更新升級(jí)、加載等功能,為系統(tǒng)功能多樣化、維護(hù)簡(jiǎn)易化打下基礎(chǔ)。根據(jù)系統(tǒng)要求和模塊設(shè)計(jì)實(shí)際,結(jié)合CPLD芯片穩(wěn)定性高、設(shè)計(jì)靈活的自身特點(diǎn),確定采用CPLD作為整個(gè)數(shù)字處理模塊的功能管理芯片,實(shí)現(xiàn)對(duì)整個(gè)處理模塊的電源管理、狀態(tài)檢測(cè)、上電復(fù)位管理、各DSP及FPGA的程序加載管理、遠(yuǎn)程更新等功能處理。

當(dāng)系統(tǒng)需要對(duì)本模塊的軟件進(jìn)行升級(jí)或者模塊功能重構(gòu)時(shí),系統(tǒng)將更新命令字和更新內(nèi)容通過SEDERS總線下發(fā)至DSP4,再送入CPLD進(jìn)行解碼、識(shí)別分類,根據(jù)指令要求啟動(dòng)CPLD對(duì)FLASH中的相應(yīng)空間進(jìn)行擦除、更新操作。當(dāng)操作完成后,CPLD強(qiáng)行啟動(dòng)DSP或FPCA,重新加載FLASH中的程序,完成系統(tǒng)軟件升級(jí)或者模塊功能重構(gòu)任務(wù)。

基于CPLD的多DSP和FPCA芯片怎樣遠(yuǎn)程更新

2 遠(yuǎn)程更新硬件實(shí)現(xiàn)

遠(yuǎn)程更新和加載就是系統(tǒng)具有從遠(yuǎn)端通過下發(fā)指令或參數(shù)對(duì)處理模塊中存儲(chǔ)的應(yīng)用程序進(jìn)行修改升級(jí)的功能,模塊內(nèi)部控制單元啟動(dòng)加載模塊,完成模塊功能重構(gòu)。反映到硬件功能就是主控芯片要具備擦除、讀寫模塊內(nèi)存儲(chǔ)芯片的功能,可以控制模塊內(nèi)的各處理器及可編程器件重新加載運(yùn)行新程序。數(shù)字處理模塊采用4顆DSP芯片和1顆FPGA來完成系統(tǒng)的數(shù)據(jù)處理任務(wù),因此在系統(tǒng)升級(jí)時(shí)需要對(duì)4個(gè)處理器或部分處理器及FPCA的程序進(jìn)行更新并重新加載。所以主控芯片要具備擦除、讀寫各DSP和FPCA芯片掛接的FLASH芯片,并能對(duì)其完成程序加載。

硬件設(shè)計(jì)時(shí)FLASH芯片采用了集中式設(shè)計(jì),多個(gè)DSP芯片和FPGA分段共享同一片大容量FLASH。共享存儲(chǔ)器有利于提高模塊可靠性、模塊小型化設(shè)計(jì)、有利于主控模塊對(duì)其操作控制,有效降低功能實(shí)現(xiàn)復(fù)雜度,也有利于擴(kuò)充模塊功能。一般FPGA設(shè)計(jì)多采用掛接與之匹配的FLASH芯片,這些專用存儲(chǔ)芯片不但具備專用接口與FPGA匹配,而且內(nèi)部嵌入了FPCA信息,硬件設(shè)計(jì)時(shí)只需要將FPCA設(shè)計(jì)成主動(dòng)加載模式即可。系統(tǒng)上電后FPGA將自動(dòng)識(shí)別存儲(chǔ)器并完成程序加載,整個(gè)過程不需要外部干預(yù)。但對(duì)于通用存儲(chǔ)芯片來說FPGA是無法實(shí)現(xiàn)自動(dòng)加載的。而且這種遠(yuǎn)程控制也是要通過外部干預(yù)來實(shí)現(xiàn)的,所以FPGA只能設(shè)計(jì)為被動(dòng)模式,通過主控模塊完成加載過程。而ALTERA公司專門研發(fā)了一款MAXⅡ系列的CPLD來實(shí)現(xiàn)StratixⅢ系列FPGA的加載管理CPLD硬件框圖如圖2所示。

基于CPLD的多DSP和FPCA芯片怎樣遠(yuǎn)程更新

2.1 通用接口存儲(chǔ)器(CFI Flashl更新

系統(tǒng)將更新數(shù)據(jù)從上位機(jī)下發(fā)至處理模塊。經(jīng)過CPLD解碼、識(shí)別系統(tǒng)更新要求。CPLD將啟動(dòng)擦寫模塊,對(duì)CFI_Flash的相應(yīng)空間段進(jìn)行數(shù)據(jù)擦除操作,同時(shí)將更新數(shù)據(jù)寫入存儲(chǔ)器中,實(shí)現(xiàn)系統(tǒng)程序升級(jí)更新。其流程框圖如圖3所示。

基于CPLD的多DSP和FPCA芯片怎樣遠(yuǎn)程更新

2.2 程序重構(gòu)

當(dāng)CPLD按照系統(tǒng)要求將CFI Flash中程序更新完畢后,就會(huì)自動(dòng)喚醒加載模塊,對(duì)已更新的處理器或FPGA的程序進(jìn)行重新加載。DSP的加載相對(duì)簡(jiǎn)單,將DSP設(shè)計(jì)成主機(jī)口加載模式,設(shè)計(jì)框圖如圖4所示。由CPLD強(qiáng)行復(fù)位相應(yīng)DSP使其進(jìn)入加載狀態(tài),然后從CFI_Flash中分別讀出各DSP的目標(biāo)數(shù)據(jù),按照主機(jī)口加載時(shí)序?qū)懭隓SP的內(nèi)部靜態(tài)存儲(chǔ)區(qū),加載完畢再對(duì)DSP初始化控制寄存器進(jìn)行設(shè)置,完成加載過程并喚醒各DSP重新運(yùn)行新程序。完成模塊處理器的功能重構(gòu)工作。

基于CPLD的多DSP和FPCA芯片怎樣遠(yuǎn)程更新

對(duì)Stratix系列的FPGA而言,加載過程相對(duì)復(fù)雜,實(shí)現(xiàn)起來比較困難,因?yàn)镕PGA在加載過程中不僅要滿足時(shí)序控制,而且加載的數(shù)據(jù)內(nèi)部還含有一定的器件信息,需要滿足消息格式和CRC校驗(yàn)才能順利完成加載。而器件信息和CRC校驗(yàn)方程用戶是無法得到的,因此只能采用Alte ra公司設(shè)計(jì)的MAXⅡ系列CPLD來完成加載過程。這款CPLD內(nèi)部自帶一個(gè)并行加載模塊(PARALLEL FLASHLOADER),此模塊對(duì)FPCA有專用加載接口,內(nèi)部嵌入了FPGA的加載控制時(shí)序及器件信息,象一道橋梁將FPCA和通用存儲(chǔ)器無縫連接,但硬件設(shè)計(jì)時(shí)FPGA必須設(shè)置為被動(dòng)加載方式,如圖5所示。系統(tǒng)需要對(duì)FPGA程序重構(gòu)時(shí),只需通過邏輯啟動(dòng)CPLD的PFL模塊,PFL模塊從通用存儲(chǔ)器中讀取配置數(shù)據(jù),并且將配置數(shù)據(jù)進(jìn)行格式轉(zhuǎn)換打包、CRC校驗(yàn)后按照FPGA的加載時(shí)序?qū)懭隖PGA內(nèi)部,然后上拉配置完成標(biāo)志位來啟動(dòng)新程序運(yùn)行,實(shí)現(xiàn)FPGA的功能重構(gòu)。

基于CPLD的多DSP和FPCA芯片怎樣遠(yuǎn)程更新

利用MAXⅡ系列CPLD不僅可以實(shí)現(xiàn)單個(gè)FPGA程序的加載,也可以根據(jù)實(shí)際應(yīng)用需求通過硬件擴(kuò)展以及在CPLD中增加澤碼控制邏輯實(shí)現(xiàn)多個(gè)FPCA的加載。滿足系統(tǒng)復(fù)雜的使用要求。

3 結(jié)束語(yǔ)

本設(shè)計(jì)采用MAXⅡ系列CPLD作為數(shù)字處理模塊的主控芯片,來實(shí)現(xiàn)整個(gè)模塊工作狀態(tài)檢測(cè)、時(shí)序管理以及多個(gè)DSP芯片和FPGA芯片的程序更新升級(jí)和加載,充分利用MAXⅡ系列CLPD芯片的硬件資源、合理調(diào)用內(nèi)嵌加載邏輯模塊,有效規(guī)避FPGA芯片與通用Flash芯片接口不匹配帶來的設(shè)計(jì)缺陷,簡(jiǎn)化了FPGA芯片程序加載復(fù)雜度。不僅可以遠(yuǎn)程控制更新重構(gòu),還可實(shí)現(xiàn)動(dòng)態(tài)重構(gòu),這都給處理器芯片以及FPGA芯片的加載方式和應(yīng)用提出了更高的要求。

本模塊已經(jīng)隨某通信終端完成了試飛鑒定測(cè)試,模塊各項(xiàng)指標(biāo)優(yōu)異、遠(yuǎn)程更新、重構(gòu)功能穩(wěn)定可靠,均達(dá)到了設(shè)計(jì)要求。實(shí)現(xiàn)了系統(tǒng)模塊通用化,波形功能多樣化,使用維護(hù)智能化的設(shè)計(jì)要求。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22042

    瀏覽量

    618245
  • FPC
    FPC
    +關(guān)注

    關(guān)注

    71

    文章

    985

    瀏覽量

    65282
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4801

    瀏覽量

    90386
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2065

    瀏覽量

    16078
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43912
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3503

    瀏覽量

    5469
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    芯資訊|廣州唯創(chuàng)電子語(yǔ)音芯片遠(yuǎn)程更新方案全解析

    精準(zhǔn)選型指南與工業(yè)級(jí)OTA實(shí)踐一、遠(yuǎn)程更新的核心需求與語(yǔ)音芯片方案匹配不同應(yīng)用場(chǎng)景對(duì)遠(yuǎn)程更新(OTA)的需求差異顯著,唯創(chuàng)電子通過分段
    的頭像 發(fā)表于 05-29 09:11 ?125次閱讀
    芯資訊|廣州唯創(chuàng)電子語(yǔ)音<b class='flag-5'>芯片</b><b class='flag-5'>遠(yuǎn)程</b><b class='flag-5'>更新</b>方案全解析

    芯知識(shí)|廣州唯創(chuàng)電子WT2003H語(yǔ)音芯片音頻更新方式功能解析

    廣州唯創(chuàng)電子的WT2003H系列語(yǔ)音芯片憑借其靈活的遠(yuǎn)程更新功能,成為智能家居、工業(yè)設(shè)備及新能源汽車等領(lǐng)域語(yǔ)音方案的熱門選擇。該系列芯片不僅支持通過MCU
    的頭像 發(fā)表于 05-27 09:08 ?153次閱讀
    芯知識(shí)|廣州唯創(chuàng)電子WT2003H語(yǔ)音<b class='flag-5'>芯片</b>音頻<b class='flag-5'>更新</b>方式功能解析

    芯資訊|廣州唯創(chuàng)電子WT2003H語(yǔ)音芯片:靈活高效的語(yǔ)音文件更新方案

    在智能硬件設(shè)備中,語(yǔ)音功能的動(dòng)態(tài)更新與維護(hù)是提升用戶體驗(yàn)的重要環(huán)節(jié)。廣州唯創(chuàng)電子推出的WT2003H語(yǔ)音芯片,憑借其模式語(yǔ)音更新功能和高度兼容性,成為工業(yè)控制、智能家居、消費(fèi)電子等領(lǐng)
    的頭像 發(fā)表于 05-21 09:06 ?183次閱讀
    芯資訊|廣州唯創(chuàng)電子WT2003H語(yǔ)音<b class='flag-5'>芯片</b>:靈活高效的語(yǔ)音文件<b class='flag-5'>更新</b>方案

    一文詳解芯片封裝技術(shù)

    芯片封裝在現(xiàn)代半導(dǎo)體領(lǐng)域至關(guān)重要,主要分為平面芯片封裝和芯片堆疊封裝。
    的頭像 發(fā)表于 05-14 10:39 ?697次閱讀
    一文詳解<b class='flag-5'>多</b><b class='flag-5'>芯片</b>封裝技術(shù)

    如何使用.hex進(jìn)行遠(yuǎn)程更新文件?

    使用 .hex 進(jìn)行遠(yuǎn)程更新 文件。
    發(fā)表于 04-21 06:53

    AG32 MCU中CPLD使用基礎(chǔ)(一)

    頻率; 時(shí)鐘配置與使用1、 外部晶振 與 內(nèi)部振蕩器 的使用:mcu和cpld聯(lián)合編程時(shí),整顆芯片需要一顆外部晶振。(芯片有內(nèi)部振蕩器,但誤差較大,校準(zhǔn)后有5%以內(nèi)誤差,參考后續(xù)介紹)該晶振是mcu
    發(fā)表于 04-02 10:08

    芯技術(shù)|基于WT588E02B-8S語(yǔ)音芯片遠(yuǎn)程更新技術(shù)及應(yīng)用實(shí)踐

    引言隨著物聯(lián)網(wǎng)和智能設(shè)備的快速發(fā)展,語(yǔ)音交互技術(shù)逐漸成為提升用戶體驗(yàn)的核心功能之一。在此背景下,廣州唯創(chuàng)電子推出的WT588E02B-8S語(yǔ)音芯片,憑借其創(chuàng)新的遠(yuǎn)程更新(OTA)功能、靈活定制能力
    的頭像 發(fā)表于 04-01 08:40 ?329次閱讀
    芯技術(shù)|基于WT588E02B-8S語(yǔ)音<b class='flag-5'>芯片</b>的<b class='flag-5'>遠(yuǎn)程</b><b class='flag-5'>更新</b>技術(shù)及應(yīng)用實(shí)踐

    常見 CPLD 故障排除方法

    CPLD作為一種靈活的硬件解決方案,被廣泛應(yīng)用于各種電子系統(tǒng)中。然而,由于各種原因,CPLD可能會(huì)出現(xiàn)故障。 1. 初步檢查 在開始故障排除之前,進(jìn)行初步檢查是非常重要的。這包括: 電源檢查 :確保
    的頭像 發(fā)表于 01-23 10:01 ?1346次閱讀

    CPLD 優(yōu)勢(shì)與劣勢(shì)分析

    。它具有中等規(guī)模的邏輯資源和較高的集成度,適用于中小型邏輯設(shè)計(jì)。 CPLD的優(yōu)勢(shì) 1. 集成度高 CPLD具有較高的集成度,可以在一個(gè)芯片上實(shí)現(xiàn)復(fù)雜的邏輯功能,減少了外部元件的使用,從而降低了系統(tǒng)成本和復(fù)雜性。 2. 編程靈活性
    的頭像 發(fā)表于 01-23 09:54 ?1139次閱讀

    CPLD 應(yīng)用場(chǎng)景分析

    隨著電子技術(shù)的快速發(fā)展,可編程邏輯器件在各個(gè)領(lǐng)域中的應(yīng)用越來越廣泛。CPLD作為一種靈活、成本效益高的解決方案,被廣泛應(yīng)用于多種電子系統(tǒng)設(shè)計(jì)中。 CPLD概述 CPLD是一種可編程邏輯器件,它通過
    的頭像 發(fā)表于 01-23 09:48 ?1216次閱讀

    案例分享2024年地推進(jìn)智慧智慧燈桿建設(shè),賦能城市更新升級(jí)

    「案例分享」2024年地推進(jìn)智慧智慧燈桿建設(shè),賦能城市更新升級(jí)
    的頭像 發(fā)表于 01-14 10:41 ?800次閱讀
    案例分享2024年<b class='flag-5'>多</b>地推進(jìn)智慧智慧燈桿建設(shè),賦能城市<b class='flag-5'>更新</b>升級(jí)

    CPLD輸出(3.3V)作TLC5510A的時(shí)鐘,為什么CPLD和板子共地,芯片就發(fā)熱?

    TLC5510A時(shí)鐘電壓多少伏? 我用CPLD輸出(3.3V)作TLC5510A的時(shí)鐘,為什么CPLD和板子共地,芯片就發(fā)熱? 謝謝!
    發(fā)表于 12-26 07:09

    領(lǐng)域廣泛應(yīng)用,DSP芯片市場(chǎng)有多大?

    從全球范圍來看,在數(shù)字化應(yīng)用越來越廣的情況下,DSP芯片使用率處于增長(zhǎng)態(tài)勢(shì)。那么,DSP芯片目前市場(chǎng)情況如何? 隨著通信、消費(fèi)電子、人工智能等領(lǐng)域的快速發(fā)展,對(duì)數(shù)字信號(hào)處理技術(shù)的要求也
    的頭像 發(fā)表于 12-12 10:28 ?669次閱讀
    <b class='flag-5'>多</b>領(lǐng)域廣泛應(yīng)用,<b class='flag-5'>DSP</b><b class='flag-5'>芯片</b>市場(chǎng)有多大?

    怎樣配置ADS1261的通道采集模式?

    ADS1261: 怎樣配置芯片通道采集模式
    發(fā)表于 11-20 06:42

    DSP音效處理芯片有什么作用

    DSP音效處理芯片是一種高級(jí)的音頻處理技術(shù),它在音頻設(shè)備中扮演著至關(guān)重要的角色。DSP(Digital Signal Processor)即數(shù)字信號(hào)處理器,是一種專門用于快速實(shí)現(xiàn)數(shù)字信號(hào)處理
    的頭像 發(fā)表于 09-24 16:11 ?2223次閱讀