99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì)怎樣有技巧的布線

PCB線路板打樣 ? 來源:pcb世家 ? 作者:pcb世家 ? 2019-12-21 11:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

差分線對的工作原理是使接收到的信號等于兩個(gè)互補(bǔ)并且彼此互為參考的信號之間的差值,因此可以極大地降低信號的電氣噪聲效應(yīng)。而單端信號的工作原理是接收信號等于信號與電源或地之間的差值 ,因此信號或電源系統(tǒng)上的噪聲不能被有效抵消。這就是差分信號對高速信號如此有效的原因,也是它用于快速串行總線和雙倍數(shù)據(jù)率存儲器的原因。

在差分線對中,正負(fù)兩邊都必須始終在相同的環(huán)境下沿著傳輸路徑傳送。正負(fù)兩邊必須緊靠在一起,以使正負(fù)信號經(jīng)由這些信號上相應(yīng)點(diǎn)的電磁場而彼此耦合。差分線對是對稱的,因此它們的環(huán)境也必須對稱。當(dāng)然,完美的對稱是不可能實(shí)現(xiàn)的,因?yàn)橹辽俅嬖谥叽绻?。但設(shè)計(jì)師如果遵循一些基本規(guī)則還是可以獲得接近理想的最佳差分信號結(jié)果。

建議

確保信號同一時(shí)間出現(xiàn)在每條線路的同一點(diǎn)上。要使走線的各段等長,如圖中相同的字母表示的那樣。如果差分線對帶有串聯(lián)端接電阻或共模濾波器,那么這些器件到差分驅(qū)動器正負(fù)兩端引腳的連接距離應(yīng)該是相等的。

最好按點(diǎn)到點(diǎn)布線,在任何情況下都要讓分支線或支路 (圖中的C)保持在0.6Tr英寸以內(nèi),這里Tr指驅(qū)動器輸出上升時(shí)間。圖中的A和E要盡可能使用相同的長度限制規(guī)則。

采用現(xiàn)場解決工具(field solver)設(shè)計(jì)走線間隔,這樣可以方便地獲得偶模和奇模阻抗值。50歐姆的電路板并不意味著偶模、奇?;虿罘痔卣髯杩挂彩?0歐姆。

如果為了終止某個(gè)差分信號而將它端接到地或參考電壓,就應(yīng)考慮應(yīng)害噪聲著雜環(huán)境的影響被奇模阻抗。

還應(yīng)考慮端接偶?;蚬材#ㄅ寄V档囊话耄┮越K止有害噪聲。

如果在兩條線間端接,應(yīng)考慮差模阻抗(奇模阻抗的兩倍)。

記住,只有在差分線對緊密耦合時(shí),來自同一個(gè)源的輻射噪聲才能被有效抑制,因?yàn)橹挥挟?dāng)走線彼此靠得非常近時(shí),周圍的電磁場才可能接近相同。

延長走線長度以便補(bǔ)償互補(bǔ)輸出信號之間的任何偏移都要在靠近驅(qū)動器處進(jìn)行。

盡可能只以差分方式延長走線長度,記住左右彎曲的數(shù)量和風(fēng)格應(yīng)該保持平衡。

圖:在差分線對中,正負(fù)兩邊都必須始終在相同的環(huán)境下沿著傳輸路徑傳送。

避免

用單端特征阻抗代替奇模和偶模阻抗作為終端阻抗:緊密耦合的差分線對是專門針對互補(bǔ)信號設(shè)計(jì)的。

只是保證走線總長度相等,而不是確保走線的每一段都相等。

差分線對的布線跨越電源或地平面的間隙。

在使用自動布線工具時(shí)忘記定義差分線對,這樣只能得到單端布線。

讓測試工程師在差分線對每一邊的不同位置增加測試焊盤。測試焊盤相當(dāng)于高阻抗器件的輸入,因此很容易使差分線對失去平衡。

其它信號的布線過于平行地接近差分線對,或正好在下面或上面的另一層上,它們產(chǎn)生的串?dāng)_可能讓差分信號失去平衡。

?在不相關(guān)的電源或地平面(例如單獨(dú)的模擬電源平面) 的上面或下面布線差分線對。

忘了考慮板外連接去向。在利用仿真檢查目標(biāo)電路時(shí),系統(tǒng)中其它板上的連接器、電纜和差分拓?fù)涠紤?yīng)被建模。

被探針或測試設(shè)備的寄生電感和電容所蒙蔽。如果在差分線對的一邊放置一個(gè)探針,很可能會致使差分線對失去平衡,這時(shí)的測量很容易被誤導(dǎo),設(shè)備也很可能在這種測試情況下出現(xiàn)假故障。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409830
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43934
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB設(shè)計(jì)挑戰(zhàn) Allegro Skill布線功能 自動創(chuàng)建match_group

    在進(jìn)行高速PCB設(shè)計(jì)的過程中,常常會遇到一個(gè)挑戰(zhàn),那就是高速信號的時(shí)序匹配問題。為了確保信號的同步到達(dá),設(shè)計(jì)者需要對特定的高速信號組進(jìn)行等長設(shè)計(jì)。手動進(jìn)行這樣的操作可能會非常繁瑣且容易
    的頭像 發(fā)表于 06-16 11:54 ?1304次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>挑戰(zhàn)  Allegro Skill<b class='flag-5'>布線</b>功能 自動創(chuàng)建match_group

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下方添加公共接地
    的頭像 發(fā)表于 05-28 19:34 ?1188次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?186次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號質(zhì)量

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時(shí)代后,這對于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    必學(xué)!PCB設(shè)計(jì)布線技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    1、建議收藏,這31條PCB設(shè)計(jì)布線技巧相信大家在做PCB設(shè)計(jì)時(shí),都會發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了
    的頭像 發(fā)表于 04-22 08:05 ?246次閱讀
    必學(xué)!<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>布線</b>技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    電子工程師的PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?1509次閱讀

    高速PCB設(shè)計(jì)EMI防控手冊:九大關(guān)鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計(jì)EMI什么規(guī)則?高速PCB設(shè)計(jì)EMI九大關(guān)鍵規(guī)則。隨著電子產(chǎn)品信號上升沿時(shí)間的縮短和信號
    的頭像 發(fā)表于 12-24 10:08 ?557次閱讀

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險(xiǎn),這種問題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?1778次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    AM62 PCB設(shè)計(jì)逃逸布線應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《AM62 PCB設(shè)計(jì)逃逸布線應(yīng)用說明.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 09:58 ?0次下載
    AM62 <b class='flag-5'>PCB設(shè)計(jì)</b>逃逸<b class='flag-5'>布線</b>應(yīng)用說明

    AM62x(AMC)PCB設(shè)計(jì)逃逸布線應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《AM62x(AMC)PCB設(shè)計(jì)逃逸布線應(yīng)用說明.pdf》資料免費(fèi)下載
    發(fā)表于 09-10 09:57 ?0次下載
    AM62x(AMC)<b class='flag-5'>PCB設(shè)計(jì)</b>逃逸<b class='flag-5'>布線</b>應(yīng)用說明

    AM62Px PCB設(shè)計(jì)迂回布線

    電子發(fā)燒友網(wǎng)站提供《AM62Px PCB設(shè)計(jì)迂回布線.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 10:08 ?0次下載
    AM62Px <b class='flag-5'>PCB設(shè)計(jì)</b>迂回<b class='flag-5'>布線</b>

    AM62x SiP PCB設(shè)計(jì)迂回布線

    電子發(fā)燒友網(wǎng)站提供《AM62x SiP PCB設(shè)計(jì)迂回布線.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 09:46 ?0次下載
    AM62x SiP <b class='flag-5'>PCB設(shè)計(jì)</b>迂回<b class='flag-5'>布線</b>

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PC
    的頭像 發(fā)表于 08-12 10:04 ?1105次閱讀