99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB疊層設(shè)計(jì)要遵循什么規(guī)矩

PCB線路板打樣 ? 來源:pcb論壇 ? 作者:pcb論壇 ? 2020-03-21 22:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

總的來說疊層設(shè)計(jì)主要要遵從兩個(gè)規(guī)矩:

1.每個(gè)走線層都必須有一個(gè)鄰近的參考層(電源或地層);

2.鄰近的主電源層和地層要保持最小間距,以提供較大的耦合電容;

下面列出從兩層板到八層板的疊層來進(jìn)行示例講解:

一、單面PCB板和雙面PCB板的疊層

對于兩層板來說,由于板層數(shù)量少,已經(jīng)不存在疊層的問題??刂艵MI輻射主要從布線和布局來考慮;

單層板和雙層板的電磁兼容問題越來越突出。造成這種現(xiàn)象的主要原因就是因信號回路面積過大,不僅產(chǎn)生了較強(qiáng)的電磁輻射,而且使電路對外界干擾敏感。要改善線路的電磁兼容性,最簡單的方法是減小關(guān)鍵信號的回路面積。

關(guān)鍵信號:從電磁兼容的角度考慮,關(guān)鍵信號主要指產(chǎn)生較強(qiáng)輻射的信號和對外界敏感的信號。能夠產(chǎn)生較強(qiáng)輻射的信號一般是周期性信號,如時(shí)鐘或地址的低位信號。對干擾敏感的信號是指那些電平較低的模擬信號。

單、雙層板通常使用在低于10KHz的低頻模擬設(shè)計(jì)中:

1)在同一層的電源走線以輻射狀走線,并最小化線的長度總和;

2)走電源、地線時(shí),相互靠近;在關(guān)鍵信號線邊上布一條地線,這條地線應(yīng)盡量靠近信號線。這樣就形成了較小的回路面積,減小差模輻射對外界干擾的敏感度。當(dāng)信號線的旁邊加一條地線后,就形成了一個(gè)面積最小的回路,信號電流肯定會取到這個(gè)回路,而不是其它地線路徑。

3)如果是雙層線路板,可以在線路板的另一面,緊靠近信號線的下面,沿著信號線布一條地線,一線盡量寬些。這樣形成的回路面積等于線路板的厚度乘以信號線的長度。

二、四層板的疊層

1.SIG-GND(PWR)-PWR(GND)-SIG;2.GND-SIG(PWR)-SIG(PWR)-GND;

對于以上兩種疊層設(shè)計(jì),潛在的問題是對于傳統(tǒng)的1.6mm(62mil)板厚。層間距將會變得很大,不僅不利于控制阻抗,層間耦合及屏蔽;特別是電源地層之間間距很大,降低了板電容,不利于濾除噪聲。

對于第一種方案,通常應(yīng)用于板上芯片較多的情況。這種方案可得到較好的SI性能,對于EMI性能來說并不是很好,主要要通過走線及其他細(xì)節(jié)來控制。主要注意:地層放在信號最密集的信號層的相連層,有利于吸收和抑制輻射;增大板面積,體現(xiàn)20H規(guī)則。

對于第二種方案,通常應(yīng)用于板上芯片密度足夠低和芯片周圍有足夠面積(放置所要求的電源覆銅層)的場合。此種方案PCB的外層均為地層,中間兩層均為信號/電源層。信號層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號微帶路徑的阻抗也低,也可通過外層地屏蔽內(nèi)層信號輻射。從EMI控制的角度看,這是現(xiàn)有的最佳4層PCB結(jié)構(gòu)。

注意:中間兩層信號、電源混合層間距要拉開,走線方向垂直,避免出現(xiàn)串?dāng)_;適當(dāng)控制板面積,體現(xiàn)20H規(guī)則;如果要控制走線阻抗,上述方案要非常小心地將走線布置在電源和接地鋪銅的下邊。另外,電源或地層上的鋪銅之間應(yīng)盡可能地互連在一起,以確保DC和低頻的連接性。

三、六層板的疊層

對于芯片密度較大、時(shí)鐘頻率較高的設(shè)計(jì)應(yīng)考慮6層板的設(shè)計(jì),推薦疊層方式:

1.SIG-GND-SIG-PWR-GND-SIG;對于這種方案,這種疊層方案可得到較好的信號完整性,信號層與接地層相鄰,電源層和接地層配對,每個(gè)走線層的阻抗都可較好控制,且兩個(gè)地層都是能良好的吸收磁力線。并且在電源、地層完整的情況下能為每個(gè)信號層都提供較好的回流路徑。

2.GND-SIG-GND-PWR-SIG-GND;對于這種方案,該種方案只適用于器件密度不是很高的情況,這種疊層具有上面疊層的所有優(yōu)點(diǎn),并且這樣頂層和底層的地平面比較完整,能作為一個(gè)較好的屏蔽層來使用。需要注意的是電源層要靠近非主元件面的那一層,因?yàn)榈讓拥钠矫鏁暾?。因此,EMI性能要比第一種方案好。

小結(jié):對于六層板的方案,電源層與地層之間的間距應(yīng)盡量減小,以獲得好的電源、地耦合。但62mil的板厚,層間距雖然得到減小,還是不容易把主電源與地層之間的間距控制得很小。對比第一種方案與第二種方案,第二種方案成本要大大增加。因此,我們疊層時(shí)通常選擇第一種方案。設(shè)計(jì)時(shí),遵循20H規(guī)則和鏡像層規(guī)則設(shè)計(jì)。

四、八層板的疊層

1、由于差的電磁吸收能力和大的電源阻抗導(dǎo)致這種不是一種好的疊層方式。它的結(jié)構(gòu)如下:

1.Signal1元件面、微帶走線層

2.Signal2內(nèi)部微帶走線層,較好的走線層(X方向)

3.Ground

4.Signal3帶狀線走線層,較好的走線層(Y方向)

5.Signal4帶狀線走線層

6.Power

7.Signal5內(nèi)部微帶走線層

8.Signal6微帶走線層

2、是第三種疊層方式的變種,由于增加了參考層,具有較好的EMI性能,各信號層的特性阻抗可以很好的控制。

1.Signal1元件面、微帶走線層,好的走線層

2.Ground地層,較好的電磁波吸收能力

3.Signal2帶狀線走線層,好的走線層

4.Power電源層,與下面的地層構(gòu)成優(yōu)秀的電磁吸收5.Ground地層

6.Signal3帶狀線走線層,好的走線層

7.Power地層,具有較大的電源阻抗

8.Signal4微帶走線層,好的走線層

3、最佳疊層方式,由于多層地參考平面的使用具有非常好的地磁吸收能力。

1.Signal1元件面、微帶走線層,好的走線層

2.Ground地層,較好的電磁波吸收能力

3.Signal2帶狀線走線層,好的走線層

4.Power電源層,與下面的地層構(gòu)成優(yōu)秀的電磁吸收5.Ground地層

6.Signal3帶狀線走線層,好的走線層

7.Ground地層,較好的電磁波吸收能力

8.Signal4微帶走線層,好的走線層

對于如何選擇設(shè)計(jì)用幾層板和用什么方式的疊層,要根據(jù)板上信號網(wǎng)絡(luò)的數(shù)量,器件密度,PIN密度,信號的頻率,板的大小等許多因素。對于這些因素我們要綜合考慮。對于信號網(wǎng)絡(luò)的數(shù)量越多,器件密度越大,PIN密度越大,信號的頻率越高的設(shè)計(jì)應(yīng)盡量采用多層板設(shè)計(jì)。為得到好的EMI性能最好保證每個(gè)信號層都有自己的參考層。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409765
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4802

    瀏覽量

    90477
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2065

    瀏覽量

    16082
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43929
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3504

    瀏覽量

    5488
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何為EMC設(shè)計(jì)選擇PCB結(jié)構(gòu)

    在設(shè)計(jì)電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時(shí),結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?1038次閱讀
    如何為EMC設(shè)計(jì)選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    Allegro Skill工藝輔助之導(dǎo)入模板

    PCB設(shè)計(jì)中,導(dǎo)入模板能夠確保設(shè)計(jì)的標(biāo)準(zhǔn)化和規(guī)范化,避免因手動設(shè)置參數(shù)而可能出現(xiàn)的錯(cuò)誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?1125次閱讀
    Allegro Skill工藝輔助之導(dǎo)入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到過信號
    的頭像 發(fā)表于 06-25 07:36 ?1759次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)避坑指南

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB結(jié)構(gòu) 。 當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到
    發(fā)表于 06-24 20:09

    母排在IGBT變流器中的應(yīng)用(2)

    回路中各環(huán)節(jié)電感值對于減小回路的總雜散電感而言十分重。由于直流支撐電容器和IGBT的內(nèi)部電感是定值,其降低只能通過器件制造商提高制造和工藝水平來實(shí)現(xiàn)。IGBT 和母排間若采用螺釘連接方式,其電感值也基本固定。因此,減小疊
    的頭像 發(fā)表于 06-17 09:52 ?1003次閱讀
    <b class='flag-5'>疊</b><b class='flag-5'>層</b>母排在IGBT變流器中的應(yīng)用(2)

    天合光能再度刷新組件功率世界紀(jì)錄

    繼6月9日宣布鈣鈦礦/晶體硅30.6%組件效率及829W組件功率雙世界紀(jì)錄后,天合光能今日再傳喜訊——
    的頭像 發(fā)表于 06-13 15:58 ?351次閱讀

    天合光能鈣鈦礦晶體硅組件再次刷新世界紀(jì)錄

    天合光能宣布,其光伏科學(xué)與技術(shù)全國重點(diǎn)實(shí)驗(yàn)室自主研發(fā)的大面積鈣鈦礦/晶體硅組件在轉(zhuǎn)換效率方面取得重大突破,經(jīng)德國夫瑯禾費(fèi)太陽能研究所(Fraunhofer ISE)獨(dú)立測試認(rèn)證,面積為1185cm2的實(shí)驗(yàn)室
    的頭像 發(fā)表于 06-11 16:03 ?339次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計(jì)中,多層板的設(shè)計(jì)直接影響信號完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提升電路板的可靠性,還能優(yōu)化生產(chǎn)成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?218次閱讀

    HDMI2.0濾波保護(hù)共模濾波器介紹

    文章詳細(xì)介紹了HDMI2.0濾波保護(hù)共模濾波器的應(yīng)用背景和技術(shù)細(xì)節(jié)。HDMI2.0作為高清多媒體接口標(biāo)準(zhǔn),帶寬能力顯著提升至18 Gbps,但也帶來了電磁輻射風(fēng)險(xiǎn)增加的問題。文中分析了
    發(fā)表于 05-07 17:25 ?0次下載

    效率超30%!雙面鈣鈦礦/晶硅電池的IBC光柵設(shè)計(jì)與性能優(yōu)化

    全球正致力于提升鈣鈦礦光伏電池的效率,其中太陽能電池(TSCs)因其高效率、低熱損耗和易于集成成為研究熱點(diǎn)。本研究采用美能絨面反射儀RTIS等先進(jìn)表征手段,系統(tǒng)分析了雙面鈣鈦礦/硅
    的頭像 發(fā)表于 04-16 09:05 ?488次閱讀
    效率超30%!雙面鈣鈦礦/晶硅<b class='flag-5'>疊</b><b class='flag-5'>層</b>電池的IBC光柵設(shè)計(jì)與性能優(yōu)化

    天合光能鈣鈦礦晶體硅技術(shù)再破世界紀(jì)錄

    今日,位于天合光能的光伏科學(xué)與技術(shù)全國重點(diǎn)實(shí)驗(yàn)室宣布鈣鈦礦晶體硅技術(shù)再破紀(jì)錄,其自主研發(fā)的210mm大面積鈣鈦礦/晶體硅兩端太陽電池,經(jīng)德國夫瑯禾費(fèi)太陽能研究所下屬的檢測實(shí)驗(yàn)室
    的頭像 發(fā)表于 04-11 15:50 ?401次閱讀

    為什么有的ADC采集板PCB設(shè)計(jì)中TOP和BOTTOM填充GND網(wǎng)絡(luò)銅皮,而有的就不用填充?

    你好, 請問為什么有的ADC采集板PCB設(shè)計(jì)中TOP和BOTTOM填充GND網(wǎng)絡(luò)銅皮,而有的就不用填充。 請問有沒有關(guān)于此方面的設(shè)計(jì)案例和參考資料
    發(fā)表于 11-18 06:26

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型 gujing 編輯:谷景電子 對于大部分電子設(shè)備來說,貼片電感的選擇是一個(gè)特別重要的部分,它直接影響到電路的性能和穩(wěn)定性。即使我們已經(jīng)在多篇文章中
    的頭像 發(fā)表于 10-18 19:14 ?530次閱讀

    晶科能源獲批浙江省先進(jìn)光伏技術(shù)重點(diǎn)實(shí)驗(yàn)室認(rèn)定

    近日,浙江省科技廳公布2023年度第二批全省重點(diǎn)實(shí)驗(yàn)室認(rèn)定結(jié)果,由晶科能源牽頭的“全省先進(jìn)光伏技術(shù)重點(diǎn)實(shí)驗(yàn)室”榮獲本次認(rèn)定,成為全省重點(diǎn)實(shí)驗(yàn)室。該實(shí)驗(yàn)室致力于解決光伏行業(yè)晶硅電池效率突破的科學(xué)
    的頭像 發(fā)表于 07-31 10:21 ?608次閱讀

    一文讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP 和 BOTTOM 為信號
    的頭像 發(fā)表于 07-23 11:36 ?3770次閱讀