對(duì)于芯片制造工藝,可能多數(shù)人更在意芯片是多少納米制程,但是對(duì)于封裝技術(shù)卻并不太在意。Intel去年提出了全新的六大戰(zhàn)略支柱,其中封裝(Package)也占據(jù)很重要的一個(gè)位置,足見(jiàn)其重要性。
作為芯片制造過(guò)程的最后一步,封裝在電子供應(yīng)鏈中看似不起眼,卻一直發(fā)揮著極為關(guān)鍵的作用。作為處理器和主板之間的物理接口,封裝為芯片的電信號(hào)和電源提供著陸,尤其隨著行業(yè)的進(jìn)步和變化,先進(jìn)封裝的作用越來(lái)越凸顯。
另一方面,半導(dǎo)體工藝和芯片架構(gòu)的日益復(fù)雜,制程工藝的推進(jìn)也越來(lái)困難,傳統(tǒng)SoC二維單芯片思路已經(jīng)逐漸行不通,chiplet多個(gè)小芯片組合或堆疊在一起的2.5D/3D封裝成為大勢(shì)所趨。
AMD剛發(fā)布的第三代銳龍以及即將發(fā)布的第二代霄龍,就是這種變化的一個(gè)典型代表,都用了chiplet小芯片設(shè)計(jì),將原本一個(gè)單獨(dú)的大2D芯片拆分開(kāi)來(lái),不同模塊做成不同的小芯片,再整合堆疊到一起。
Intel此前也陸續(xù)推出了EMIB 2.5D、Foveros 3D封裝技術(shù),前者的代表是去年集成了Vega GPU核心的Kaby Lake-G,后者則會(huì)在今年底有Lakefiled,融合10nm、22nm制程工藝。
近日,在本周舊金山舉辦的SEMICON West大會(huì)上,Intel介紹了三項(xiàng)全新的先進(jìn)芯片封裝技術(shù):Co-EMIB、ODI、MDIO。基本原則都是使用最優(yōu)工藝制作不同IP模塊,然后借助不同的封裝方式、高帶寬低延遲的通信渠道,整合在一塊芯片上,構(gòu)成一個(gè)異構(gòu)計(jì)算平臺(tái)。此外,英特爾還推出了一系列全新基礎(chǔ)工具,包括EMIB、Foveros技術(shù)相結(jié)合的創(chuàng)新應(yīng)用,新的全方位互連(ODI)技術(shù)等。
一、Co-EMIB
Foveros 3D封裝是Intel在今年初的CES上提出的全新技術(shù),首次為CPU處理器引入3D堆疊設(shè)計(jì),可以實(shí)現(xiàn)芯片上堆疊芯片,而且能整合不同工藝、結(jié)構(gòu)、用途的芯片,相關(guān)產(chǎn)品將從2019年下半年開(kāi)始陸續(xù)推出。而EMIB(嵌入式多芯片互連橋接)技術(shù)則是幾年前英特爾推出的2D封裝技術(shù)。
而Co-EMIB就是利用高密度的互連技術(shù),將EMIB 2D封裝和Foveros 3D封裝技術(shù)結(jié)合在一起,實(shí)現(xiàn)高帶寬、低功耗,以及相當(dāng)有競(jìng)爭(zhēng)力的I/O密度。
Co-EMIB能連接更高的計(jì)算性能和能力,讓兩個(gè)或多個(gè)Foveros元件高速互連,從而基本達(dá)到接近SoC性能,還能以非常高的帶寬和非常低的功耗連接模擬器、內(nèi)存和其他模塊。
Intel介紹的一個(gè)示例就包含四個(gè)Foveros堆棧,每一個(gè)都有八個(gè)小的計(jì)算芯片,通過(guò)TSV硅通孔與基底裸片相連,同時(shí)每個(gè)Foveros堆棧通過(guò)Co-EMIB連接兩個(gè)相鄰的堆棧,HBM顯存和收發(fā)器也是通過(guò)Co-EMIB組織在一起。
在現(xiàn)場(chǎng),Intel還拿出了幾顆概念性的樣品,可以看出在一塊基板上都有很多個(gè)裸片(Die),且大小、功能各異,整合方式也不一樣。
二、ODI
ODI全稱是Omni-Directional Interconnect,也就是全方位互連技術(shù),為封裝中小芯片之間的全方位互連通信提供了更大的靈活性。
Omni-Path正是Intel用在數(shù)據(jù)中心里的一種高效互連方式。Directional(方向性)所代表的,則是ODI既可以水平互連,也可以垂直互連。
ODI封裝架構(gòu)中,頂部的芯片可以像EMIB下一樣,與其他小芯片進(jìn)行水平通信,還可以像Foveros下一樣,通過(guò)硅通孔(TSV)與下面的底部裸片進(jìn)行垂直通信。
ODI利用更大的垂直通孔,直接從封裝基板向頂部裸片供電,比傳統(tǒng)硅通孔更大、電阻更低,因而可提供更穩(wěn)定的電力傳輸,同時(shí)通過(guò)堆疊實(shí)現(xiàn)更高的帶寬和更低的時(shí)延。
此外,這種方法減少了基底芯片所需的硅通孔數(shù)量,為有源晶體管釋放更多的面積,并優(yōu)化了裸片的尺寸。
三、MDIO
MDIO意思是Multi-Die IO,也就是多裸片輸入輸出,是AIB(高級(jí)互連總線)的進(jìn)化版,為EMIB提供一個(gè)標(biāo)準(zhǔn)化的SiP PHY級(jí)接口,可互連多個(gè)chiplet。
針腳帶寬從2Gbps提高到5.4Gbps,IO電壓從0.9V降低至0.5V,并且號(hào)稱比臺(tái)積電最近宣布的LIPNCON高級(jí)的多。
-
芯片
+關(guān)注
關(guān)注
459文章
52494瀏覽量
440670 -
半導(dǎo)體
+關(guān)注
關(guān)注
335文章
28901瀏覽量
237639
原文標(biāo)題:詳解Intel三大全新封裝技術(shù):繼續(xù)推動(dòng)摩爾定律的新動(dòng)力!
文章出處:【微信號(hào):icsmart,微信公眾號(hào):芯智訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
理想汽車榮膺三項(xiàng)年度大獎(jiǎng)
華寶新能斬獲三項(xiàng)2025德國(guó)iF設(shè)計(jì)獎(jiǎng)
國(guó)星光電斬獲2025光亞展三項(xiàng)榮譽(yù)
安富利榮獲Bourns三項(xiàng)大獎(jiǎng)
詳細(xì)解讀三星的先進(jìn)封裝技術(shù)

Future AIHER公司提交三項(xiàng)AI混增系統(tǒng)專利申請(qǐng)
長(zhǎng)城汽車榮獲三項(xiàng)重量級(jí)大獎(jiǎng)
華為MWC2025斬獲三項(xiàng)GLOMO大獎(jiǎng)
科技為用戶而生!海爾智家大腦HomeGPT連獲三項(xiàng)大獎(jiǎng)
松下電氣榮獲SGS三項(xiàng)服務(wù)認(rèn)證

三分鐘帶你搞懂,芯片封裝的發(fā)展路徑!你知道封裝技術(shù)都有哪些嗎?#華芯邦 #芯片封裝 #封裝路徑 #芯片制造
詳細(xì)解讀英特爾的先進(jìn)封裝技術(shù)

評(píng)論