適用于OpenCL,C和C ++的Xilinx SDAccel集成開發(fā)環(huán)境符合Khronos OpenCL 1.0規(guī)范,并包含OpenCL可安裝客戶端驅(qū)動程序(ICD)。通過ICD擴(kuò)展,OpenCL的多個實現(xiàn)可以在同一系統(tǒng)上共存,使應(yīng)用程序開發(fā)人員能夠在CPU,GPU和FPGA之間實時選擇,以實現(xiàn)運(yùn)行時加速和節(jié)能。
OpenCL標(biāo)準(zhǔn)提供一個統(tǒng)一的編程環(huán)境,供軟件開發(fā)人員編寫高效,可移植的代碼,可以在Xilinx FPGA上輕松加速。根據(jù)Xilinx的說法,SDAccel使用FPGA實現(xiàn)數(shù)據(jù)中心應(yīng)用加速的性能/功耗提高了25倍。

開發(fā)環(huán)境提供了體系結(jié)構(gòu)優(yōu)化的編譯器,支持OpenCL,C和C ++內(nèi)核的任意組合,以及庫和開發(fā)板,以實現(xiàn)FPGA的類似CPU/GPU的開發(fā)和運(yùn)行時體驗。
SDAccel是系統(tǒng)和軟件工程師的SDx系列開發(fā)環(huán)境的一部分。 SDx使具有很少或沒有FPGA專業(yè)知識的開發(fā)人員能夠使用高級編程語言來利用行業(yè)標(biāo)準(zhǔn)處理器的可編程硬件功能。
-
集成開發(fā)環(huán)境
+關(guān)注
關(guān)注
0文章
69瀏覽量
17911 -
PCB打樣
+關(guān)注
關(guān)注
17文章
2977瀏覽量
22578 -
華強(qiáng)PCB
+關(guān)注
關(guān)注
8文章
1831瀏覽量
28610 -
華強(qiáng)pcb線路板打樣
+關(guān)注
關(guān)注
5文章
14629瀏覽量
43930
發(fā)布評論請先 登錄
評論