99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何降低電路EMI?

AGk5_ZLG_zhiyua ? 來源:YXQ ? 2019-07-31 16:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

開關(guān)電源小型化設(shè)計中,提高開關(guān)頻率可有效提高電源的功率密度。但隨著開關(guān)頻率提升,電路電磁干擾(EMI)問題使電源工程師面臨了更大的挑戰(zhàn)。本文以反激式開關(guān)拓撲為例,從設(shè)計角度,討論如何降低電路EMI。

為提高開關(guān)電源的功率密度,電源工程師首先想到的辦法是選擇開關(guān)頻率更高的MOSFET,通過提高開關(guān)速度可以顯著地減小輸出濾波器體積,從而在單位體積內(nèi)可實現(xiàn)更高的功率等級。但是隨著開關(guān)頻率的提高,會帶來EMI特性的惡化,必須采取有效的措施改善電路的EMI特性

開關(guān)電源的功率MOSFET安裝在印制電路板上,由于印制電路板上MOSFET走線和環(huán)路存在雜散電容和寄生電感,開關(guān)頻率越高,這些雜散電容和寄生電感更加不能夠忽略。由于MOSFET上的電壓和電流在開關(guān)時會快速變化,快速變化的電壓和電流與這些雜散電容和寄生電感相互作用,會導(dǎo)致電壓和電流出現(xiàn)尖峰,使輸出噪聲明顯增加,影響系統(tǒng)EMI特性。

寄生電感和di/dt形成電壓尖峰,寄生電容和dv/dt形成電流尖峰。這些快速變化的電流和關(guān)聯(lián)的諧波在其他地方產(chǎn)生耦合的噪聲電壓,因此影響到開關(guān)電源EMI特性。下面以反激式開關(guān)拓撲為例,對降低MOSFET的dv/dt和di/dt措施進行介紹。

圖1 MOSFET噪聲源

1

降低MOSFET的dv/dt

圖2 MOSFET等效電路

我們關(guān)注的是MOSFET特性以及影響這些特性的寄生效應(yīng):

1-3中,Rg和Cgd越大,dv/dt越低。1-4中,Coss越低,dv/dt越高。在MOSFET選型中,MOSFET的Coss、Ciss、Crss參數(shù)特性,影響開關(guān)尖峰大小。

從上述分析中可知,我們可以通過提高MOSFET寄生電容Cgd、Cgs、Cds和增大驅(qū)動電阻值Rg來降低dv/dt。

圖3 降低MOSFET的dv/dt措施

可以采取以下有效措施:

較高的Cds可以降低dv/dt并降低Vds過沖;但是較高的Cds會影響轉(zhuǎn)換器的效率??梢允褂镁哂休^低擊穿電壓和低導(dǎo)通電阻的MOSFET(這類MOSFET的Cds也較?。?。但是如果考慮噪聲輻射,則需要使用較大的諧振電容(Cds)。因此提高Cds則需要權(quán)衡EMI和效率兩者的關(guān)系;

較高的Cgd實質(zhì)上增加了MOSFET在米勒平臺的持續(xù)時間,可以降低dv/dt。但這會導(dǎo)致增加開關(guān)損耗,從而降低MOSFET效率并且會提高其溫升。提高Cgd,需要驅(qū)動電流也會大幅增加,驅(qū)動器可能會因瞬間電流過大而燒毀;建議不要輕易添加Cgd;

在柵極處添加外部Cgs電容,但很少使用此方法,因為增加?xùn)艠O電阻Rg相對更簡單。效果是相同的。

總結(jié)

圖3總結(jié)為降低MOSFET的dv/dt措施總結(jié)。MOSFET內(nèi)部寄生參數(shù)(Cgd和Cds)較低時,就可能有必要使用外部Cgd和Cds來降低dv/dt。外部電容的范圍為幾pF到100pF,這為設(shè)計人員提供這些寄生電容的固定值進行參考設(shè)計。

2

降低電路中di/dt

圖4 降低MOSFET的di/dt措施

圖4,MOSFET驅(qū)動階段中存在的各個di/dt部分產(chǎn)生兩種效果:

G極、D極、S極處的雜散電感引起的噪聲電壓;

初級大環(huán)路的噪聲電壓。

可通過下面措施進行改進:

1、增加高頻電容減小環(huán)路面積

我們可以采取措施減小高頻電位跳變點的PCB環(huán)路面積。增加高頻高壓直流電容C_IP是減少PCB環(huán)路面積和分離高頻和低頻兩個部分回路有效措施。

2、合理增加磁珠抑制高頻電流

為了額外降低di/dt,可以在電路中增加已知的電感,以抑制高頻段的電流尖峰和振蕩。已知的電感與雜散電感串聯(lián),所以總電感值在設(shè)計者已知的電感范圍內(nèi)。鐵氧體磁珠就是很好的高頻電流抑制器,它在預(yù)期頻率范圍內(nèi)變?yōu)殡娮?,并以熱的形式消散噪聲能量?/p>

3

推薦測試方案

正確使用和選擇測量儀器和測量方法有助快速定位問題根源。調(diào)試時采用PWR2000W變頻電源提供輸入電壓,在被測試電路出現(xiàn)異常時可以及時保護電路。普通測試探頭容易引入額外寄生電感,造成噪聲在普通探頭中形成反射,引起振蕩,會給測量引入不確定因素。采用我司推出的ZP1500D高壓差分探頭,其輸入阻抗高達10MΩ,CMRR可達80dB以上,適合直接對MOSFET測量。ZDS4000系列示波器為數(shù)據(jù)挖掘型示波器,具有500M模擬帶寬和512M存儲深度,完全滿足深度噪聲測量需求。圖5為推薦參考測試方案框圖。

圖5 MOSFET噪聲測試方案

1、MOSFET電流測試波形圖

如圖5,在G極、S極和RCD電路中分別添加鐵氧體磁珠進行優(yōu)化。使用電流探頭ZCP0030和ZDL6000示波記錄儀進行測量。在輸入110VAC@50Hz/輸出100VDC@8A條件下,優(yōu)化后(通道2藍色)比優(yōu)化前(通道1紅色),電流尖峰和振蕩明顯降低。

圖6 電流尖峰優(yōu)化前后對比

2、MOSFET電壓測試波形圖

在MOSFET的DS極兩端并510pF高壓電容,測試Vgs和Vds,優(yōu)化后比優(yōu)化前的電壓尖峰小30V左右,有效降低電壓尖峰,有助與減少EMI。

圖7 電壓尖峰優(yōu)化前

圖8 電壓尖峰優(yōu)化后

4

小結(jié)

在電路的關(guān)鍵節(jié)點增加電容、磁珠以及在MOSFET外接Cds、增大Rgon等,是降低MOSFET電壓尖峰和電流尖峰的有效措施,從而改善電路EMI性能。此外合適的測量儀器設(shè)備是電源工程師快速定位問題必不可少的工具,通過科學(xué)的測量方法和有效的改善手段,可使低噪高功率密度電源產(chǎn)品快速成型。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 開關(guān)電源
    +關(guān)注

    關(guān)注

    6510

    文章

    8591

    瀏覽量

    489965
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2393

    瀏覽量

    106605

原文標題:如何改善開關(guān)電源電路的EMI特性?

文章出處:【微信號:ZLG_zhiyuan,微信公眾號:ZLG致遠電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    深度解析降低EMI的辦法

    案列為你深度解析降低EMI的辦法。EMI噪聲源和耦合路勁的基本概念圖1所示是離線反激變換器的傳導(dǎo)電磁干擾測量電路圖。測量中使用的是標準的傳導(dǎo)測量儀器LISN,由電感,電容以及兩個50o
    發(fā)表于 06-11 09:36

    開關(guān)電源中EMI的來源及降低EMI的方法

    以及降低EMI的方法或技術(shù)。本文還將向您展示電源模塊(控制器、高側(cè)和低側(cè)FET及電感器封裝為一體)如何幫助降低EMI。開關(guān)電源中EMI的來源
    發(fā)表于 06-03 00:53

    改善電路EMI特性的有效措施

    設(shè)計角度,討論如何降低電路 EMI。為提高開關(guān)電源的功率密度,電源工程師首先想到的辦法是選擇開關(guān)頻率更高的 MOSFET,通過提高開關(guān)速度可以顯著地減小輸出濾波器體積,從而在單位體積內(nèi)可實現(xiàn)更高的功率
    發(fā)表于 10-10 08:31

    請問如何改善開關(guān)電源電路EMI特性?

    設(shè)計角度,討論如何降低電路EMI。為提高開關(guān)電源的功率密度,電源工程師首先想到的辦法是選擇開關(guān)頻率更高的MOSFET,通過提高開關(guān)速度可以顯著地減小輸出濾波器體積,從而在單位體積內(nèi)可實現(xiàn)更高的功率等級
    發(fā)表于 10-21 07:13

    降低電源中的EMI

    降低電源中的EMI
    發(fā)表于 08-25 17:11

    降低電源管理電路中的EMI干擾的方法

    組件的PCB)后,才能對它進行全面測試。如果無法通過EMI測試,則需要重新布局PCB,而一般來說這樣做的成本很高。如何降低電源管理電路中的EMI干擾為了
    發(fā)表于 12-27 09:31

    通過LT8614靜音開關(guān)穩(wěn)壓器降低設(shè)計電路EMI并提高效率

    開關(guān)穩(wěn)壓器取代了低散熱和低效率的區(qū)域中的線性穩(wěn)壓器。開關(guān)穩(wěn)壓器通常是輸入電源總線上的第一個有源元件,因此對整個轉(zhuǎn)換器電路EMI性能有重大影響。
    的頭像 發(fā)表于 04-12 08:15 ?5185次閱讀
    通過LT8614靜音開關(guān)穩(wěn)壓器<b class='flag-5'>降低</b>設(shè)計<b class='flag-5'>電路</b>的<b class='flag-5'>EMI</b>并提高效率

    從設(shè)計角度討論如何降低電路EMI

    開關(guān)電源小型化設(shè)計中,提高開關(guān)頻率可有效提高電源的功率密度。但隨著開關(guān)頻率提升,電路電磁干擾(EMI)問題使電源工程師面臨了更大的挑戰(zhàn)。本文以反激式開關(guān)拓撲為例,從設(shè)計角度,討論如何降低電路
    發(fā)表于 07-19 16:02 ?996次閱讀

    怎樣降低PCB的EMI

    優(yōu)秀PCB設(shè)計練習(xí)降低PCB的EMI有許多方法可以降低PCB設(shè)計的EMI基本原理:電源和地平面提供屏蔽頂層和
    的頭像 發(fā)表于 08-20 09:11 ?4721次閱讀

    PCB設(shè)計如何降低EMI

    PCB設(shè)計布局被認為是促進EMI電路中傳播的主要問題之一。這就是為什么在開關(guān)電源中降低EMI的普遍而通用的技術(shù)之一是布局優(yōu)化。
    的頭像 發(fā)表于 01-28 10:58 ?2733次閱讀
    PCB設(shè)計如何<b class='flag-5'>降低</b><b class='flag-5'>EMI</b>

    降低模塊電源EMI的解決方案

    隨著元件集成度越來越高,設(shè)備小型化,電子產(chǎn)品的EMI問題日漸嚴重。降低模塊電源EMI,可以降低EMI的危害,避免傳輸信號質(zhì)量問題,對
    發(fā)表于 10-16 10:12 ?1428次閱讀

    降低電路EMI的詳細資料分析

    LT8652S 是一款雙通道同步單片式降壓型穩(wěn)壓器,具有 3 V 至 18 V 的輸入范圍。兩個通道可同時提供高達 8.5 A 的連續(xù)電流且每個通道支持高達 12 A 的負載。它具有峰值電流模式控制功能,最小接通時間僅 20 ns,即使在高開關(guān)頻率下也可實現(xiàn)高降壓比。快速、干凈、低過沖開關(guān)邊沿在高開關(guān)頻率下也可以實現(xiàn)高效率工作,從而可縮小整體解決方案的尺寸。
    發(fā)表于 12-28 06:00 ?6次下載
    <b class='flag-5'>降低</b><b class='flag-5'>電路</b><b class='flag-5'>EMI</b>的詳細資料分析

    降低電源模塊EMI的解決方案

    隨著電路集成化、模塊化,電路分析和設(shè)計可以說成是系統(tǒng)的分析和設(shè)計,EMI方案研究會對今后的電子產(chǎn)品性能提高有顯著影響。電子產(chǎn)品的日益普及,以及對電磁危害的逐漸認識,減小電磁干擾EMI
    發(fā)表于 03-03 17:21 ?2875次閱讀

    節(jié)省空間,降低EMI

    節(jié)省空間,降低EMI
    發(fā)表于 05-20 11:42 ?6次下載
    節(jié)省空間,<b class='flag-5'>降低</b><b class='flag-5'>EMI</b>

    擴頻降低EMI的DCDC穩(wěn)壓器電路設(shè)計

    擴頻降低EMI的DCDC穩(wěn)壓器電路設(shè)計(ups電源技術(shù)參數(shù))-該文檔為擴頻降低EMI的DCDC穩(wěn)壓器電路
    發(fā)表于 09-22 12:21 ?14次下載
    擴頻<b class='flag-5'>降低</b><b class='flag-5'>EMI</b>的DCDC穩(wěn)壓器<b class='flag-5'>電路</b>設(shè)計